发明名称 使用背栅控制的有源共源共栅电路
摘要 本发明涉及使用背栅控制的有源共源共栅电路。有源共源共栅电路的示范性实施方案具有用于控制所述有源共源共栅电路中至少一个晶体管的栅源极电压(VGS)的控制电路。所述实施方案可被配置使得所述VGS的控制也控制所述输入端上的所述电压Vin。可在不改变所述设备几何外形或改变所述漏极电流的情况下调整Vin。这允许更好地控制并优化在低电压设计中所述输入电压的可用净空,且对于给定的功率电平又产生更高的有源共源共栅电路带宽和/或更高的输出阻抗(Rout)。
申请公布号 CN104049664B 申请公布日期 2016.07.13
申请号 CN201410092504.0 申请日期 2014.03.13
申请人 美国亚德诺半导体公司 发明人 D·F·凯利
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 陈华成
主权项 一种有源共源共栅电路,其包括:输入端和输出端;第一晶体管,所述第一晶体管具有第一终端、第二终端和栅极,所述第一终端耦接到所述输出端,所述第二终端耦接到所述输入端;负载,所述负载耦接在所述栅极和第一节点之间;第二晶体管,所述第二晶体管具有背栅和第一终端、第二终端和第三终端,所述第二晶体管的第一终端耦接到所述栅极,所述第二晶体管的第二终端耦接到所述输入端,且所述第二晶体管的第三终端耦接到第二节点;和控制电路,所述控制电路具有耦接到所述第二晶体管的所述背栅的控制输出端,所述控制电路被配置以在所述第二晶体管的所述背栅上提供电压来调整所述第二晶体管的栅源极电压VGS。
地址 美国马萨诸塞州