发明名称 シフトレジスター回路、電気光学装置、及び電子機器
摘要 A shift register includes first type D latches in the odd-numbered stage and second type D latches in the even-numbered stage. A pass gate of the first type D latch and a memory controller of the second type D latch are made from a first conductivity type transistor, and a memory controller of the first type D latch and a pass gate of the second type D latch are made from a second conductivity type transistor.
申请公布号 JP5949213(B2) 申请公布日期 2016.07.06
申请号 JP20120145112 申请日期 2012.06.28
申请人 セイコーエプソン株式会社 发明人 山村 久仁
分类号 G11C19/28;G09G3/20;G09G3/36 主分类号 G11C19/28
代理机构 代理人
主权项
地址