发明名称 用于扩展电路频率范围并且用于超频或降频的装置及方法
摘要 描述了一种用于超频或降频的装置,所述装置包括:具有反馈分频器的锁定环(例如,锁相环或锁频环),所述锁定环用于接收参考时钟并且用于将所述参考时钟与从所述反馈分频器输出的反馈时钟进行比较,并且用于产生输出时钟;耦合到所述锁定环的后锁定环分频器,所述后锁定环分频器用于接收所述输出时钟并且用于为其它逻辑单元产生基时钟;以及控制逻辑,所述控制逻辑用于调整分别用于所述反馈分频器和所述后锁定环分频器的第一分频器比率和第二分频器比率,以对所述基时钟进行超频或降频,使得所述锁定环在超频或降频的同时保持锁定。
申请公布号 CN105683855A 申请公布日期 2016.06.15
申请号 CN201380080530.5 申请日期 2013.12.03
申请人 英特尔公司 发明人 S·穆苏努里;J·R·拉佩他;M·L·埃尔津加;Y·M·帕克;R·R·富尔顿
分类号 G06F1/08(2006.01)I 主分类号 G06F1/08(2006.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 陈松涛;王英
主权项 一种装置,包括:具有反馈分频器的锁定环,所述锁定环用于接收参考时钟并且用于将所述参考时钟与从所述反馈分频器输出的反馈时钟进行比较,并且所述锁定环用于生成输出时钟;耦合到所述锁定环的后锁定环分频器,所述后锁定环分频器用于接收所述输出时钟并且用于为其它逻辑单元生成基时钟;以及控制逻辑,所述控制逻辑用于调整分别用于所述反馈分频器和所述后锁定环分频器的第一分频器比率和第二分频器比率,以对所述基时钟进行超频或降频,使得所述锁定环在超频或降频的同时保持锁定。
地址 美国加利福尼亚