发明名称 基于可重复配置单元的FPGA局部互联资源自动化测试方法
摘要 本发明属于集成电路技术领域,具体为基于可重复配置单元的FPGA局部互联资源自动化测试方法。包括对FPGA芯片中所有局部互联线段和所有局部可编程互联开关的测试。本发明充分利用FPGA阵列的规律性,将FPGA局部互联与邻近的逻辑电路资源配置成可重复配置单元模版,然后将这些单元模版依次首尾相连,重复遍历至整个FPGA阵列。本发明可测试的故障包括了互联线段的开路、短路故障和互联开关的常开、常闭故障。本发明能够完成对FPGA芯片内部所有局部互联资源的测试,并且对于不同结构和规模的FPGA都具有很高的适用性。测试所需要的配置数目、配置难度和测试时间都能得到极大地优化。
申请公布号 CN105677525A 申请公布日期 2016.06.15
申请号 CN201610017611.6 申请日期 2016.01.12
申请人 复旦大学 发明人 来金梅;杨震;王健;杨萌
分类号 G06F11/22(2006.01)I 主分类号 G06F11/22(2006.01)I
代理机构 上海正旦专利代理有限公司 31200 代理人 陆飞;盛志范
主权项 一种基于可重复配置单元的FPGA局部互联资源自动化测试方法,其特征在于具体步骤为:首先,将局部互联与周围的逻辑电路组合到一起,构建成可重复的配置单元;然后,将这些单元的上级输出作为下级的输入,依次首位相连,重复至整个FPGA阵列。
地址 200433 上海市杨浦区邯郸路220号