发明名称 | 一种缺铜自动补齐且无需重复避铜的方法 | ||
摘要 | 本发明公开一种缺铜自动补齐且无需重复避铜的方法,涉及EDA技术领域,在cadence软件的基础上,通过Allegro软件的Skill程序接口,自动对铜箔(Shape)的缺铜进行补齐;主要步骤包括:1)对铜箔(Shape)的缺孔进行属性设置,2)逐步检测每个缺孔,确定缺孔中是否存在孔(via),3)确定要缺孔补齐的铜箔shape并选中,对无孔(via)的缺孔全部补齐。本发明有利于PCB的快速设计,有效避免了在设计中人为进行多步操作而带来的冗余的工作量,提升PCB的设计速度。 | ||
申请公布号 | CN105677970A | 申请公布日期 | 2016.06.15 |
申请号 | CN201610007521.9 | 申请日期 | 2016.01.07 |
申请人 | 浪潮集团有限公司 | 发明人 | 张得文;刘金凤;高新迪 |
分类号 | G06F17/50(2006.01)I | 主分类号 | G06F17/50(2006.01)I |
代理机构 | 济南信达专利事务所有限公司 37100 | 代理人 | 姜明 |
主权项 | 一种缺铜自动补齐且无需重复避铜的方法,其特征在于,在cadence软件的基础上,通过Allegro软件的Skill程序接口,自动对铜箔的缺铜进行补齐;主要步骤包括:1)对铜箔的缺孔进行属性设置,2)逐步检测每个缺孔,确定缺孔中是否存在孔,3)确定要缺孔补齐的铜箔并选中,对无孔的缺孔全部补齐。 | ||
地址 | 250101 山东省济南市高新区舜雅路1036号 |