发明名称 具有最佳特征阻抗的多段集成结合悬挂的磁记录盘驱动器
摘要 在此公开了具有最佳特征阻抗的多段集成结合悬挂的磁记录盘驱动器。磁记录盘驱动器中的集成结合悬挂(ILS)具有由多个互连的段构成的柔性线缆与万向架之间的ILS的传输线部分,每一个具有其自身的特征阻抗。在任何两个段之间的结合部位,在传输线的导电轨线的宽度上存在变化。固定长度的段的阻抗的变化是其轨线宽度的变化的函数。选择段的数量及其特征阻抗值,以产生具有从写驱动器到写磁头的实质上平坦的组延迟的最大频率带宽。
申请公布号 CN102097102B 申请公布日期 2016.06.08
申请号 CN201010582473.9 申请日期 2010.12.10
申请人 HGST荷兰公司 发明人 约翰·T·康特雷拉斯;鲁伊斯·M·弗兰卡-内托
分类号 G11B5/48(2006.01)I;G11B5/54(2006.01)I 主分类号 G11B5/48(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 郭定辉
主权项 一种在具有含有电源电压V<sub>s</sub>和感应写磁头的写驱动器电路的磁记录盘驱动器中用于写驱动器电路到写磁头的电连接的集成结合悬挂ILS,所述ILS包括:柔性线缆部分,其用于到所述写驱动器电路的连接,且具有固定的特征阻抗;万向架部分,其用于到所述写磁头的连接,且具有固定的特征阻抗;以及固定长度的传输线,其连接所述柔性线缆部分与所述万向架部分,并且包括N个传输线段,其中N是大于等于2的整数,每一个段均具有特征阻抗,其中,以低频和高频之间的预定频率带宽,发送从所述写驱动器电路到所述写磁头的信号,并且其中,在跨越所述预定频率带宽的各频率,N个段的特征阻抗导致对于从所述写驱动器电路到所述写磁头的信号的实质上平坦的组延迟,所述实质上平坦的组延迟是这样的组延迟:跨越所述预定频率带宽的组延迟未偏移超过所述低频处的组延迟的预定百分比,其中,所述预定频率带宽在0.1GHz和3.0GHz之间,并且其中,跨越所述预定频率带宽的组延迟未偏移超过0.1GHz处的组延迟的10%。
地址 荷兰阿姆斯特丹