发明名称 A Reference Spur Suppressed PLL with Two-Symmetrical Loops
摘要 본 발명의 대칭루프를 구비한 위상고정 루프장치는 기준신호와 분주신호의 주파수와 위상차를 비교하는 위상-주파수 검출기, 주파수와 위상차에 따른 전하 또는 전류를 공급받아 이에 상응하는 제1 신호와 제1 신호에 반대 위상을 가지는 제2 신호를 공급아 출력신호를 생성하는 대칭루프부, 출력신호에 상응하는 출력주파수를 출력하는 전압제어발진기 및 전압제어발진기의 출력주파수를 기 결정된 분주비에 따라 분주하여 위상-주파수 검출기로 분주신호를 출력하는 분주기를 포함하는 대칭루프를 구비한 위상고정 루프 장치를 포함하여 구성됨으로써, 대칭되는 두 개의 루프를 이용하여 레퍼런스 스퍼의 크기를 현저하게 줄일 수 있다.
申请公布号 KR101624639(B1) 申请公布日期 2016.05.26
申请号 KR20140089207 申请日期 2014.07.15
申请人 부경대학교 산학협력단 发明人 최영식
分类号 H03L7/085;H03L7/093;H03L7/099 主分类号 H03L7/085
代理机构 代理人
主权项
地址