发明名称 MOS晶体管的外部寄生电阻的测量方法
摘要 一种MOS晶体管的外部寄生电阻的测量方法,包括:提供半导体衬底,在所述半导体衬底上形成MOS晶体管;在所述MOS晶体管的栅电极上施加第一电压,在所述MOS晶体管的源极施加第二电压,第一电压不断增大,第二电压保持不变,测量获得不同的第一电压值下对应的至少10个源漏电流值;通过第二电压和至少10个源漏电流值,计算获得不同的第一电压下对应的至少10个MOS晶体管源漏电阻,所述MOS晶体管源漏电阻包括沟道区电阻和外部寄生电阻;通过对不同的第一电压值和对应的至少10个MOS晶体管源漏电阻进行5次方曲线拟合,获得MOS晶体管的外部寄生电阻。本发明的方法,测量过程简单方便。
申请公布号 CN103837744B 申请公布日期 2016.05.25
申请号 CN201210492232.4 申请日期 2012.11.27
申请人 中芯国际集成电路制造(上海)有限公司 发明人 陈乐乐
分类号 G01R27/14(2006.01)I 主分类号 G01R27/14(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 骆苏华
主权项 一种MOS晶体管的外部寄生电阻的测量方法,其特征在于,包括:提供半导体衬底,在所述半导体衬底上形成MOS晶体管,所述MOS晶体管包括位于半导体衬底上的栅介质层和位于栅介质层上的栅电极、以及位于栅电极两侧的半导体衬底内的源/漏极;在所述MOS晶体管的栅电极上施加第一电压,在所述MOS晶体管的源极施加第二电压,第一电压不断增大,第二电压保持不变,测量获得不同的第一电压值下对应的至少10个源漏电流值,MOS晶体管始终工作在线性区;通过第二电压和至少10个源漏电流值,计算获得不同的第一电压下对应的至少10个MOS晶体管源漏电阻,所述MOS晶体管源漏电阻包括沟道区电阻和外部寄生电阻;通过对不同的第一电压值和对应的至少10个MOS晶体管源漏电阻进行5次方曲线拟合,获得MOS晶体管的外部寄生电阻。
地址 201203 上海市浦东新区张江路18号
您可能感兴趣的专利