发明名称 基于模拟量输入合并单元的检测装置
摘要 本发明提供了一种基于模拟量输入合并单元的检测装置,包括:输入部件,与ARM芯片相连接,用于向ARM芯片发送命令信号;标准时钟部件,与ARM芯片相连接,用于向ARM芯片发送标准时钟;ARM芯片,分别与信号源、被测的合并单元相连接,用于向被测的合并单元发送秒脉冲,向信号源发送信号参数以及数字信号;信号源,与被测的合并单元相连接,用于接收所述的信号参数,根据信号参数以及数字信号向合并单元以及所述的ARM芯片发送标准信号;网络报文分析仪,与被测的合并单元相连接。能够快速准确的实现合并单元的精确度测试、ECT/EVT通信接口测试,采样值输出接口性能测试,时钟同步测试,网络环境影响测试。
申请公布号 CN103487695B 申请公布日期 2016.05.25
申请号 CN201310444943.9 申请日期 2013.09.26
申请人 国家电网公司;华北电力科学研究院有限责任公司 发明人 王长瑞;周新华;张雯;彭浴辉
分类号 G01R31/00(2006.01)I;G01R35/02(2006.01)I;H04L12/26(2006.01)I 主分类号 G01R31/00(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 任默闻
主权项 一种基于模拟量输入合并单元的检测装置,其特征是,所述基于模拟量输入合并单元的检测装置具体包括:输入部件,与ARM芯片相连接,用于向所述的ARM芯片发送命令信号,所述的输入部件为按键;标准时钟部件,与所述的ARM芯片相连接,用于向所述的ARM芯片发送标准时钟;所述的ARM芯片,分别与信号源、被测的合并单元相连接,用于向被测的合并单元发送秒脉冲,向所述的信号源发送信号参数以及数字信号;所述的信号源,与被测的合并单元相连接,用于根据所述的信号参数以及数字信号向所述的合并单元以及所述的ARM芯片发送标准信号,所述的信号源具体包括:FPGA芯片,与所述的ARM芯片相连接,用于接收所述的信号参数,根据所述的信号参数输出正弦信号;电压型数模转换器,与所述的ARM芯片相连接,用于接收所述的数字信号,调整所述数字信号的幅度,并将调整后的数字信号进行数模转换得到模拟信号;加法器,分别与所述的电压型数模转换器、二极管相连接,用于接收所述的模拟信号,并将所述的模拟信号发送至乘法型数模转换器;所述的乘法型数模转换器,与所述的加法器以及所述的FPGA芯片相连接,用于将所述的正弦信号以及模拟信号相乘,将相乘得到的信号进行数模转换得到标准信号;所述的二极管,分别与所述的加法器、乘法型数模转换器相连接,用于对所述的标准信号进行整流后发送至所述的加法器;模数转换器,与所述的ARM芯片、乘法型数模转换器相连接,用于将所述的标准信号进行模数转换,并将模数转换后的标准信号发送至所述的ARM芯片;网络报文分析仪,与被测的合并单元相连接,用于接收所述合并单元输出的网络信号,对所述的网络信号进行协议转换,并将协议转换后的网络信号发送至所述的ARM芯片;所述的ARM芯片,还与所述的网络报文分析仪相连接,用于接收标准信号、协议转换后的网络信号,根据标准信号、协议转换后的网络信号输出所述合并单元的检测结果。
地址 100031 北京市西城区西长安街86号