发明名称 在系统中提供容错的扩频时钟信号
摘要 为了提供容错的扩频时钟信号,提供多个具有相应的扩频控制电路的处理模块。提供冗余时钟源的时钟信号给该多个处理模块。故障转移控制逻辑选择用于每个处理模块中的来自冗余时钟源的时钟信号中的对应的一个时钟信号。将频率扩展应用于所述多个处理模块的至少某些的每个中的对应的所选择的时钟信号。
申请公布号 CN102473125B 申请公布日期 2016.05.25
申请号 CN200980160722.0 申请日期 2009.07.31
申请人 惠普开发有限公司 发明人 R.阿鲁穆罕;S.海登;M.A.肖
分类号 G06F11/07(2006.01)I;G06F1/08(2006.01)I;G06F9/46(2006.01)I;G06F13/14(2006.01)I 主分类号 G06F11/07(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 马红梅;卢江
主权项 一种在其中提供容错的、扩频时钟信号的系统,包括:被提供在一个或多个外壳中的多个处理模块;以及多个冗余时钟源,用于将相应的时钟信号提供给所述多个处理模块,其中所述处理模块中的每个包括单独部件,其中所述处理模块中的每个包括故障转移控制逻辑以监控来自所述冗余时钟源的时钟信号以通过选择用于每个处理模块的时钟信号中的对应的一个时钟信号执行时钟信号故障转移;以及其中所述处理模块中的每个进一步包括对应的扩频控制电路;其中所述扩频控制电路中的每个被配置成将频率扩展应用于所述时钟信号中的对应的所选择的一个时钟信号,以及其中所述扩频控制电路是独立可控的并且是可设定的,其中由所述扩频控制电路中的至少两个扩频控制电路应用的所述频率扩展的扩频设置是不同的,以及其中所应用的不同扩频设置依赖于处理模块的单独部件的容许水平。
地址 美国德克萨斯州