发明名称 具备试验区域的层级化存储系统、存储控制器及程序
摘要 根据实施方式,层级化存储系统具备第1存储装置、与上述第1存储装置相比访问速度较低速而存储容量较大的第2存储装置、和存储控制器。上述存储控制器具备第1再配置部和第2再配置部。上述第1再配置部将上述第2存储装置的第3存储区域被分配了的第1逻辑组块的数据的配置目标、与上述第1存储的第1存储区域被分配且与上述第1逻辑组块相比访问频度统计值小的第2逻辑组块的数据的配置目标掉换。第2再配置部对于上述第3存储区域被分配了的逻辑组块的组,再分配上述第1存储装置的第2存储区域。<pb pnum="1" />
申请公布号 CN105611979A 申请公布日期 2016.05.25
申请号 CN201480000790.1 申请日期 2014.03.18
申请人 株式会社东芝;东芝解决方案株式会社 发明人 浅山敦史
分类号 A99Z99/00(2006.01)I 主分类号 A99Z99/00(2006.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 徐殿军
主权项 一种层级化存储系统,具备:第1存储装置,具备包含多个物理组块的存储区域,该多个物理组块具有第1尺寸;第2存储装置,具备包含多个物理组块的存储区域,并且与上述第1存储装置相比访问速度低速而存储容量大,该多个物理组块具有上述第1尺寸;以及存储控制器,控制上述第1存储装置及上述第2存储装置;上述存储控制器具备逻辑卷管理部、访问统计收集部、第1再配置部、第2再配置部和评价部;上述逻辑卷管理部管理逻辑卷,所述逻辑卷是包含具有上述第1尺寸的多个逻辑组块且被向主机计算机提供的逻辑卷,以上述物理组块为单位被分配上述第1存储装置的第1存储区域、上述第1存储装置的第2存储区域及上述第2存储装置的第3存储区域;上述访问统计收集部收集访问频度统计值,该访问频度统计值表示向上述逻辑卷的上述多个逻辑组块分别访问的状况;上述第1再配置部选择访问频度统计值大的第1逻辑组块,在对上述第1逻辑组块分配了上述第3存储区域内的第1物理组块的情况下,将被分配给与上述第1逻辑组块相比访问频度统计值小的第2逻辑组块的上述第1存储区域内的第2物理组块向上述第1逻辑组块再分配,并且将上述第1物理组块向上述第2逻辑组块再分配;上述第2再配置部以对上述第3逻辑组块的组分配了上述第3存储区域为条件,选择上述第2存储区域应被再分配的第3逻辑组块的组,对上述第3逻辑组块的组再分配上述第2存储区域;上述评价部评价上述第2存储区域的上述再分配的效果。
地址 日本东京都
您可能感兴趣的专利