发明名称 一种集电极编码器解码电路
摘要 本实用新型公开了一种集电极编码器解码电路,包括滤波电路、同步电路、隔离电路、数据处理电路和双上升沿D触发器芯片电路,差分信号A+、A-、B+、B-、Z+、Z-从滤波电路输入,之后将滤波后的差分信号输入同步电路后得到同步信号A-OUT、B-OUT和Z-OUT,实现同步后的信号由隔离电路进行隔离,并且得到的耦合信号A_DIR、B_DIR和QEPZ,再将耦合信号A_DIR、B_DIR输入数据处理电路得到参考基准信号A_XOR和B_XOR,最后将所得的A_XOR和B_XOR信号作为参考基准信号与耦合信号A_DIR和B_DIR输入双上升沿D触发器芯片电路,实现信号A_DIR、B_DIR分别与其进行基准性校验。本实用新型能够使信号总体上实现了衰减最小,抗干扰最佳,确保了信号的准确性。
申请公布号 CN205232201U 申请公布日期 2016.05.11
申请号 CN201520997448.5 申请日期 2015.12.04
申请人 浙江佳乐科仪股份有限公司 发明人 肖海乐;沈明珠;宋华波
分类号 H03M5/02(2006.01)I 主分类号 H03M5/02(2006.01)I
代理机构 北京天奇智新知识产权代理有限公司 11340 代理人 韩洪
主权项 一种集电极编码器解码电路,其特征在于:包括滤波电路、同步电路、隔离电路、数据处理电路和双上升沿D触发器芯片电路,差分信号A+、A‑、B+、B‑、Z+、Z‑从滤波电路输入,之后将滤波后的差分信号输入同步电路后得到同步信号A‑OUT、B‑OUT和Z‑OUT,实现同步后的信号由隔离电路进行隔离,并且得到的耦合信号A_DIR、B_DIR和QEPZ,再将耦合信号A_DIR、B_DIR输入数据处理电路得到参考基准信号A_XOR和B_XOR,最后将所得的A_XOR和B_XOR信号作为参考基准信号与耦合信号A_DIR和B_DIR输入双上升沿D触发器芯片电路,实现信号A_DIR、B_DIR分别与其进行基准性校验。
地址 314300 浙江省嘉兴市海盐县于城镇构塍村