发明名称 一种基于APB总线的SD/MMC卡控制方法
摘要 本发明属于控制方法,具体涉及一种基于APB总线的SD/MMC卡控制方法。它包括:步骤一:指令响应收发控制,指令响应收发控制由指令响应收发控制状态机完成,它包括6种状态IDLE1、WRITE_WR1、WRITE_WO1、DLY_WR1、DLY_WO1、READ_WR1,在IDLE状态下,指令响应收发控制状态机根据外部指令判断该指令是否需要响应回复,步骤二:数据传输控制,数据传输控制由数据传输控制模块完成,它分为6种状态IDLE2、WRITE_DAT22、WRITE_CRC2、WRITE_BUSY2、READ_WAIT2、READ_DAT2。本发明的显著效果是:本技术方案在FPGA中实现了基于APB总线的SD/MMC卡控制逻辑算法,任何DSP处理器都能通过该逻辑算法方便的挂接使用SD/MMC接口的大容量存储设备。
申请公布号 CN105573947A 申请公布日期 2016.05.11
申请号 CN201410539737.0 申请日期 2014.10.13
申请人 北京自动化控制设备研究所 发明人 黄佳;王蒙;李婷婷;易建龙;王宁;魏东
分类号 G06F13/40(2006.01)I 主分类号 G06F13/40(2006.01)I
代理机构 核工业专利中心 11007 代理人 高尚梅;刘昕宇
主权项 一种基于APB总线的SD/MMC卡控制方法,其特征在于,包括下述步骤: 步骤一:指令响应收发控制 指令响应收发控制由指令响应收发控制状态机完成,它包括6种状态IDLE1、WRITE_WR1、WRITE_WO1、DLY_WR1、DLY_WO1、READ_WR1, 在IDLE状态下,指令响应收发控制状态机根据外部指令判断该指令是否需要响应回复, 步骤二:数据传输控制 数据传输控制由数据传输控制模块完成,它分为6种状态IDLE2、WRITE_DAT22、WRITE_CRC2、WRITE_BUSY2、READ_WAIT2、READ_DAT2。 
地址 100074 北京市丰台区云岗北区西里1号院