发明名称 |
半导体存储装置 |
摘要 |
一种半导体存储装置包括:基元阵列(11),其包括在以第一角度与第一方向相交的方向上延伸的多个第一工作区(11中的AA);以及位线控制器(17B1),其包括在以第二角度与第一方向相交的方向上延伸的多个第二工作区(17B1中的AA)。 |
申请公布号 |
CN105556608A |
申请公布日期 |
2016.05.04 |
申请号 |
CN201480047769.7 |
申请日期 |
2014.08.26 |
申请人 |
株式会社东芝 |
发明人 |
宫川正;穗谷克彦;饭冢真理子;中泽崇;竹中博幸 |
分类号 |
G11C11/15(2006.01)I;G11C5/02(2006.01)I;H01L21/8242(2006.01)I;H01L21/8246(2006.01)I;H01L27/105(2006.01)I;H01L27/108(2006.01)I |
主分类号 |
G11C11/15(2006.01)I |
代理机构 |
北京市中咨律师事务所 11247 |
代理人 |
贺月娇;李峥 |
主权项 |
一种半导体存储装置,包括:基元阵列,其包括:多个电阻变化元件,其形成在半导体衬底上方;多个第一基元晶体管,其形成在所述半导体衬底上并且被设置为与所述电阻变化元件关联;多个第一栅电极,其被包括在所述第一基元晶体管中并且在第一方向上延伸;第一位线,其分别被电连接到所述电阻变化元件并且在垂直于所述第一方向的第二方向上延伸;第二位线,其分别被电连接到所述第一基元晶体管的电流路径的一端并且在所述第二方向上延伸;以及多个第一工作区,所述第一基元晶体管形成在所述第一工作区中,并且所述第一工作区在以第一角度与所述第一方向相交的方向上延伸;以及位线控制器,其包括:多个第二基元晶体管,其形成在所述半导体衬底上,并且每个所述第二基元晶体管具有一端被电连接到所述第一位线或所述第二位线的电流路径;多个第二栅电极,其被包括在所述第二基元晶体管中并且在所述第一方向上延伸;以及多个第二工作区,所述第二基元晶体管形成在所述第二工作区中,并且所述第二工作区在以第二角度与所述第一方向相交的方向上延伸。 |
地址 |
日本东京都 |