发明名称 一种复用两数据输入主从型D触发器
摘要 本实用新型公开了一种复用两数据输入主从型D触发器,包括:数据输入选择电路、主锁存电路和从锁存电路。所述的数据输入选择电路由PMOS管第一PMOS管~第五PMOS管及第一NMOS管~第五NMOS管组成;所述的主锁存电路由第六PMOS管~第八PMOS管及第六NMOS管~第八NMOS管组成;所述的从锁存电路由第十PMOS管~第十二PMOS管及第十NMOS管~第十二NMOS管组成。本实用新型较少了寄生电容,增加了响应速度,版图也更小。
申请公布号 CN205212804U 申请公布日期 2016.05.04
申请号 CN201521037534.8 申请日期 2015.12.14
申请人 武汉芯昌科技有限公司 发明人 沈磊;吕锋;李玮
分类号 H03K3/3562(2006.01)I 主分类号 H03K3/3562(2006.01)I
代理机构 北京科亿知识产权代理事务所(普通合伙) 11350 代理人 汤东凤
主权项 一种复用两数据输入主从型D触发器,其特征在于:包括数据输入选择电路、主锁存电路和从锁存电路,所述的数据输入选择电路由第一PMOS管~第五PMOS管及第一NMOS管~第五NMOS管组成,其中第一PMOS管的栅极接数据选择控制信号,源极接电源,漏极接第三PMOS管的源极;第三PMOS管的栅极接第二数据输入端,漏极接第五PMOS管的源极;第二PMOS管的栅极接第一数据输入端,源极接电源,漏极接第四PMOS管的源极;第四PMOS管的栅极接数据选择控制信号的反相信号,漏极接第五PMOS管的源极;第五PMOS管的栅极接时钟信号,漏极接第五NMOS管的漏极;第五NMOS管的栅极接时钟信号的反相信号,源极接第三NMOS管的漏极;第三NMOS管的栅极接第二数据输入端,源极接第一NMOS管的漏极;第一NMOS管的栅极接数据选择控制信号的反相信号,源极接地;第四NMOS管的栅极接数据选择控制信号,漏极接第三NMOS管的漏极,源极接第二NMOS管的漏极;第二NMOS管的栅极接第一数据输入端,源极接地;所述的主锁存电路由第六PMOS管~第八PMOS管及第六NMOS管~第八NMOS管组成,其中第六NMOS管的栅极接第八PMOS管的漏极,源极接电源,漏极接第七PMOS管的源极;第七PMOS管的栅极接时钟信号的反相信号,漏极接第五NMOS管的漏极;第七NMOS管的栅极接时钟信号,漏极接第五NMOS管的漏极,源极接第六NMOS管的漏极;第六NMOS管的栅极接第八PMOS管的漏极,源极接地;第八PMOS管的栅极接第五NMOS管的漏极,源极接电源,漏极接第八PMOS管的漏极;第八NMOS管的栅极接第五NMOS管的漏极,漏极接第八PMOS管的漏极,源极接地;所述的从锁存电路由第十PMOS管~第十二PMOS管及第十NMOS管~第十二NMOS管组成,其中第十一PMOS管的栅极接电路输出端口Q,源极接电源,漏极接第十PMOS管的源极;第十PMOS管的栅极接时钟信号,漏极接电路输出端口QN;第十NMOS管的栅极接时钟反相信号,源极接第十一NMOS管的漏极,漏极接输出端口QN;第十一NMOS管的栅极接输出端口Q,源极接地;第十二PMOS管的栅极接输出端口QN,源极接电源,漏极接输出端口QN;第十二NMOS管的栅极接输出端口QN,源极接地,漏极接输出端口Q。
地址 430000 湖北省武汉市东湖开发区关山一路光谷软件园蓝域.商界2号楼三层307