发明名称 浮地压控忆阻器仿真器电路
摘要 本发明公开了一种浮地压控忆阻器等效模拟电路,包括集成运算放大器U1、乘法器U2和U3和少量的电阻、电容,电阻连接输入端;电阻与集成运算放大器U1相连,利用集成运算放大器U1用于实现差分放大、反相加法、积分运算和反相放大;集成运算放大器U1与乘法器U2、U3相连,乘法器U2与U3相连,乘法器U2、U3用于实现信号的相乘。本发明利用模拟电路实现了压控忆阻器伏安特性。
申请公布号 CN105553459A 申请公布日期 2016.05.04
申请号 CN201510937478.1 申请日期 2015.12.15
申请人 杭州电子科技大学 发明人 王光义;许碧荣
分类号 H03K19/00(2006.01)I;G11C13/00(2006.01)I 主分类号 H03K19/00(2006.01)I
代理机构 浙江杭州金通专利事务所有限公司 33100 代理人 王佳健
主权项 浮地压控忆阻器等效模拟电路,包括集成运算放大器U1、乘法器U2、乘法器U3;其特征在于:电阻R1一端连接所述的输入端(A),同时与电阻R2的一端连接,电阻R1一端另一端接地,电阻R2的另一端接在集成运算放大器U1引脚3,同时与电阻R3的一端连接,电阻R3的另一端接地;电阻R4一端连接所述的输入端(B),另一端与电阻R5的一端相接,同时接在集成运算放大器U1引脚2,电阻R5的另一端接在集成运算放大器U1引脚1;所述集成运算放大器U1采用LF347N;所述集成运算放大器U1的引脚1通过电阻R5与引脚2相接,引脚2通过电阻R4连接所述的输入端(B),引脚3通过电阻R2连接所述的输入端(A),通过电阻R3接地,引脚4接电源VCC,引脚11接电源VEE;集成运算放大器U1的引脚1通过电阻R8与引脚6相连,引脚5接地,引脚6通过电阻R9接引脚7;引脚7通过电阻R10与引脚9相接;引脚8通过电容C1和电阻R11的并联网络与引脚9相接,引脚10接地;引脚13通过电阻R12接引脚8,引脚12接地;引脚14通过电阻R13与引脚13相接,通过电阻R6与引脚6相接;所述乘法器U2采用AD633JN;所述乘法器U2的X1引脚接集成运算放大器U1的引脚1,Y1引脚与集成运算放大器U1的引脚8相连,X2引脚和Y2引脚接地,VS+引脚接电源VCC,VS‑引脚接电源VEE,Z引脚通过电阻R14与W引脚相连,通过电阻R15接地,W引脚通过电阻R7与集成运算放大器U1的引脚6相连;所述乘法器U3采用AD633JN;乘法器U3的X1引脚接乘法器U2的W引脚,Y1引脚与集成运算放大器U1的引脚8相连,X2引脚和Y2引脚接地,VS+引脚接电源VCC,VS‑引脚接电源VEE,Z引脚通过电阻R16与W引脚相连,通过电阻R17接地,W引脚通过电阻R4与集成运算放大器U1的引脚2相连。
地址 310018 浙江省杭州市下沙高教园区2号大街