发明名称 具有自我补偿功能的栅极驱动电路
摘要 本发明提供一种具有自我补偿功能的栅极驱动电路,包括:级联的多个GOA单元,该第N级GOA单元包括:上拉控制模块、上拉模块、下传模块、第一下拉模块、自举电容模块、及下拉维持模块;该上拉模块、第一下拉模块、自举电容模块、下拉维持电路分别与第N级栅极信号点Q(N)和该第N级水平扫描线G(N)电性连接,该上拉控制模块与下传模块分别与该第N级栅极信号点Q(N)电性连接,该下拉维持模块输入直流低电压VSS;该下拉维持模块采用第一下拉维持模块与第二下拉维持模块交替工作构成。本发明通过设计具有自我补偿功能的下拉维持模块来提高栅极驱动电路长期操作的可靠性,降低阈值电压漂移对栅极驱动电路运作的影响。
申请公布号 CN104064158B 申请公布日期 2016.05.04
申请号 CN201410342346.X 申请日期 2014.07.17
申请人 深圳市华星光电技术有限公司 发明人 戴超
分类号 G09G3/36(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 深圳市德力知识产权代理事务所 44265 代理人 林才桂
主权项 一种具有自我补偿功能的栅极驱动电路,其特征在于,包括:级联的多个GOA单元,按照第N级GOA单元控制对显示区域第N级水平扫描线(G(N))充电,该第N级GOA单元包括:上拉控制模块、上拉模块、下传模块、第一下拉模块、自举电容模块、及下拉维持模块;所述上拉模块、第一下拉模块、自举电容模块、下拉维持电路分别与第N级栅极信号点(Q(N))和该第N级水平扫描线(G(N))电性连接,所述上拉控制模块与下传模块分别与该第N级栅极信号点(Q(N))电性连接,所述下拉维持模块输入直流低电压(VSS);所述下拉维持模块采用第一下拉维持模块与第二下拉维持模块交替工作构成;所述第一下拉维持模块包括:第一薄膜晶体管(T1),其栅极电性连接第一电路点(P(N)),漏极电性连接第N级水平扫描线(G(N)),源极输入直流低电压(VSS);第二薄膜晶体管(T2),其栅极电性连接第一电路点(P(N)),漏极电性连接第N级栅极信号点(Q(N)),源极输入直流低电压(VSS);第三薄膜晶体管(T3),其栅极电性连接第一低频时钟信号(LC1)或第一高频时钟信号(CK),漏极电性连接第一低频时钟信号(LC1)或第一高频时钟信号(CK),源极电性连接第二电路点(S(N));第四薄膜晶体管(T4),其栅极电性连接第N级栅极信号点(Q(N)),漏极电性连接第二电路点(S(N)),源极输入直流低电压(VSS);第五薄膜晶体管(T5),其栅极电性连接第N‑1级栅极信号点(Q(N‑1)),漏极电性连接第一电路点(P(N)),源极输入直流低电压(VSS);第六薄膜晶体管(T6),其栅极电性连接第N+1级水平扫描线(G(N+1)),漏极电性连接第一电路点(P(N)),源极电性连接第N级栅极信号点(Q(N));第七薄膜晶体管(T7),其栅极电性连接第二低频时钟信号(LC2)或第二高频时钟信号(XCK),漏极电性连接第一低频时钟信号(LC1)或第一高频时钟信号(CK),源极电性连接第二电路点(S(N));第一电容(Cst1),其上极板电性连接第二电路点(S(N)),下极板电性连接第一电路点(P(N));所述第二下拉维持模块包括:第八薄膜晶体管(T8),其栅极电性连接第三电路点(K(N)),漏极电性连接第N级水平扫描线(G(N)),源极输入直流低电压(VSS);第九薄膜晶体管(T9),其栅极电性连接第三电路点(K(N)),漏极电性连接第N级栅极信号点(Q(N)),源极输入直流低电压(VSS);第十薄膜晶体管(T10),其栅极电性连接第二低频时钟信号(LC2)或第二高频时钟信号(XCK),漏极电性连接第二低频时钟信号(LC2)或第二高频时钟信号(XCK),源极电性连接第四电路点(T(N));第十一薄膜晶体管(T11),其栅极电性连接第N级栅极信号点(Q(N)),漏极电性连接第四电路点(T(N)),源极输入直流低电压(VSS);第十二薄膜晶体管(T12),其栅极电性连接第N‑1级栅极信号点(Q(N‑1)),漏极电性连接第三电路点(K(N)),源极输入直流低电压(VSS);第十三薄膜晶体管(T13),其栅极电性连接第N+1级水平扫描线(G(N+1)),漏极电性连接第三电路点(K(N)),源极电性连接第N级栅极信号点(Q(N));第十四薄膜晶体管(T14),其栅极电性连接第一低频时钟信号(LC1)或第一高频时钟信号(CK),漏极电性连接第二低频时钟信号(LC2)或第二高频时钟信号(XCK),源极电性连接第四电路点(T(N));第二电容(Cst2),其上极板电性连接第四电路点(T(N)),下极板电性连接第三电路点(K(N))。
地址 518132 广东省深圳市光明新区塘明大道9—2号