发明名称 用于具有离散级突触和概率性STDP的数字神经处理的方法和系统
摘要 本发明的某些实施例支持具有离散级突触和概率性突触权重训练的数字神经处理器的实现。
申请公布号 CN102959566B 申请公布日期 2016.04.27
申请号 CN201180031038.X 申请日期 2011.07.07
申请人 高通股份有限公司 发明人 V·阿帕林;S·文卡特拉曼
分类号 G06N3/063(2006.01)I;G06N3/04(2006.01)I 主分类号 G06N3/063(2006.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 赵腾飞;王英
主权项 一种用于数字神经处理的电路,包括:数字神经处理单元,其具有一个或多个突触和连接至所述一个或多个突触的突触后神经元电路,其中,至少一个突触的权重按一概率以离散级来改变数值,所述概率取决于在源自所述突触后神经元电路以及连接至该突触的突触前神经元电路的一对锋电位之间所经过的时间,并且每个突触进一步包括:产生器电路,其被触发以产生脉冲信号,每一个脉冲在规定的时间间隔内出现的概率随时间而以指数衰减,所述触发是至少部分地由所述锋电位中的一个造成的,其中,所述产生器电路包括多个子产生器,每个子产生器包括环形振荡器,使用AND/OR逻辑函数将每个子产生器的输出进行耦合以产生所述产生器电路的期望的逻辑概率,所述逻辑函数是使用以下分析概率公式选择的:P(A·B)=P(A)·P(B),P(A+B)=P(A)+P(B)‑P(A)·P(B)。
地址 美国加利福尼亚