发明名称 半导体装置及数据处理系统
摘要 本发明提供使刷新命令的发出和校准命令的发出不连续的存储器控制技术。存储器控制电路(30)发出用于以设定的刷新周期为基准而请求刷新工作的刷新命令和用于以设定的校准周期为基准而请求校准工作的校准命令,存储器控制电路(30)抑制在刷新命令发出后规定时间内发出校准命令,抑制在校准命令发出后规定时间内发出刷新命令。
申请公布号 CN105512059A 申请公布日期 2016.04.20
申请号 CN201510857505.4 申请日期 2011.06.21
申请人 瑞萨电子株式会社 发明人 佐藤纯桂;本田信彦
分类号 G06F13/16(2006.01)I;G11C7/10(2006.01)I;G11C11/406(2006.01)I 主分类号 G06F13/16(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 陈伟;李文屿
主权项 一种半导体装置,具有:存储器控制电路,其控制DDR型的SDRAM;访问请求电路,其向上述存储器控制电路请求上述SDRAM的访问,上述存储器控制电路能够发出如下命令:访问命令,其用于响应来自上述访问请求电路的访问请求;刷新命令,其用于以设定的刷新周期为基准而请求使上述SDRAM的存储信息再现的刷新工作;校准命令,其用于以设定的校准周期为基准而请求用于校正上述SDRAM的终端电阻值的校准工作,上述存储器控制电路还包括:第一寄存器,其指定在上述刷新命令发出后限制上述校准命令发出的期间;第二寄存器,其指定在上述校准命令发出后限制上述刷新命令发出的期间。
地址 日本东京都