发明名称 一种全局曝光像元的防漏光存储电容结构及其形成方法
摘要 本发明公开了一种全局曝光像元的防漏光存储电容结构及其形成方法,通过在MOS电容上极板周围覆盖由环状接触孔和金属层组成的罩形屏蔽层,并通过接触孔过刻蚀形成延伸将下极板包围的复合结构,来对入射光进行屏蔽,由于金属层和接触孔都具有不透光的特性,因此入射光线将被屏蔽层复合结构全部反射,从而避免了入射光从上极板的多晶侧壁和下极板的源漏区进入MOS电容电荷信号存储区,可以防止因漏光现象所带来的存储信号的失真。
申请公布号 CN105489625A 申请公布日期 2016.04.13
申请号 CN201510837056.7 申请日期 2015.11.26
申请人 上海集成电路研发中心有限公司;成都微光集电科技有限公司 发明人 顾学强;赵宇航;周伟
分类号 H01L27/146(2006.01)I;H01L23/552(2006.01)I;H01L29/94(2006.01)I;H01L21/8238(2006.01)I 主分类号 H01L27/146(2006.01)I
代理机构 上海天辰知识产权代理事务所(特殊普通合伙) 31275 代理人 吴世华;尹英
主权项 一种全局曝光像元的防漏光存储电容结构,包括形成于衬底中的下极板和形成于衬底上的上极板,其特征在于,在衬底上围绕上极板设有一罩形的光屏蔽层结构,其至少部分向下延伸进入衬底中,并将下极板的侧部包围。
地址 201210 上海市浦东新区张江高斯路497号