发明名称 一种用于锁相环的可编程延时多路控制信号鉴频鉴相器
摘要 本发明涉及一种用于锁相环的可编程延时多路控制信号鉴频鉴相器。在本发明实施中,采用由D触发器构成的频率相位检测电路对二路频率信号进行检测,检测后产生的信号经过由异或门、与非门和反相器构成的控制信号输出电路,形成四路同时到达锁相环中下一级部件——电荷泵的控制信号。每检测完信号的一个周期,由或非门、反相器和MOS管构成的复位、延时电路会对频率相位检测电路进行复位,从而使频率相位检测电路对信号进行下一周期的检测。复位、延时电路中的延时电路是可编程控制的,可以根据锁相环的工作需要,选取不同的延时时间。该鉴频鉴相器具有结构简单、无死区、低功耗和能够形成多路控制信号的优点。
申请公布号 CN103152035B 申请公布日期 2016.04.13
申请号 CN201310101644.5 申请日期 2013.03.27
申请人 武汉大学 发明人 江金光;李森
分类号 H03L7/085(2006.01)I 主分类号 H03L7/085(2006.01)I
代理机构 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 代理人 鲁力
主权项 一种用于锁相环的可编程延时多路控制信号鉴频鉴相器,其特征在于,包括输入端连接二路频率信号并用于检测该二路频率信号的频率和相位的频率相位检测电路、将频率相位检测电路产生的控制信号经过处理后形成四路能够同时到达电荷泵的控制信号的控制信号输出电路、以及读取频率相位检测电路的控制信号,然后对频率相位检测电路进行复位和延时控制的复位、延时电路;其中,频率相位检测电路分别与二路频率信号、控制信号输出电路和复位、延时电路相连;控制信号输出电路与频率相位检测电路相连;复位、延时电路与频率相位检测电路相连;所述频率相位检测电路包括两个D触发器DFF1和DFF2;所述两个D触发器DFF1和DFF2的CLK端分别接二路频率信号,D端接电源VDD,输出端Q接控制信号输出电路的输入端,输出端Qn接复位、延时电路的输入端;所述控制信号输出电路包括两个控制输出单元,每个控制单元包括两个异或门、两个与非门和六个反相器;其中一个控制单元的异或门XOR1的输入端分别与电源VDD和控制信号UP相连,输出端与与非门NAND1相连;异或门XOR2的输入端分别与控制信号UP和地相连,输出端与与非门NAND2相连;与非门NAND1的输入端分别与XOR1的输出端和NAND2的输出端相连,输出端接反相器INV1;与非门NAND2的输入端分别与XOR2的输出端和NAND1的输出端相连,输出端接反相器INV4;反相器INV1~INV3依次首尾相连,其中INV1的输入端与NAND1的输出端相连,INV3的输出端输出控制信号UPB1;反相器INV4~INV6依次首尾相连,其中INV4的输入端与NAND2的输出端相连,INV6的输出端输出控制信号UP1;另一个控制单元的异或门XOR3的输入端分别与控制信号DOWN和地相连,输出端与与非门NAND3相连;异或门XOR4的输入端分别与控制信号DOWN和电源VDD相连,输出端与与非门NAND4相连;与非门NAND3的输入端分别与XOR3的输出端和NAND4的输出端相连,输出端接反相器INV7;与非门NAND4的输入端分别与XOR4的输出端和NAND3的输出端相连,输出端接反相器INV10;反相器INV7~INV9依次首尾相连,其中INV7的输入端与NAND3的输出端相连,INV9的输出端输出控制信号DOWN1;反相器INV10~INV12依次首尾相连,其中INV10的输入端与NAND4的输出端相连,INV12的输出端输出控制信号DOWNB1。
地址 430072 湖北省武汉市武昌区珞珈山武汉大学