发明名称 移位寄存器和显示装置
摘要 本发明的移位寄存器是将多个单位电路级联连接而成的移位寄存器,上述单位电路具备:第1输出晶体管,其电流路连接到被提供第1时钟信号的时钟端子与输出端子之间;第2输出晶体管,其电流路连接到上述输出端子与规定电位节点之间;设定部,其在控制信号为激活的情况下,将上述输出端子的信号电平设定为规定的信号电平;第1输出控制部,其在上述控制信号为激活的情况下,将上述控制信号的信号电平提供给上述第1输出晶体管的控制电极从而使上述第1输出晶体管截止;以及第2输出控制部,其在上述控制信号为激活的情况下,使上述第2输出晶体管截止。
申请公布号 CN105493195A 申请公布日期 2016.04.13
申请号 CN201480041198.6 申请日期 2014.07.18
申请人 夏普株式会社 发明人 大河宽幸;古田成;村上祐一郎
分类号 G11C19/28(2006.01)I;G09G3/20(2006.01)I;G09G3/36(2006.01)I;G11C19/00(2006.01)I 主分类号 G11C19/28(2006.01)I
代理机构 北京市隆安律师事务所 11323 代理人 权鲜枝
主权项 一种移位寄存器,是将多个单位电路级联连接而成的移位寄存器,其特征在于,上述单位电路具备:第1输出晶体管,其电流路连接到被提供第1时钟信号的时钟端子与输出端子之间;第2输出晶体管,其电流路连接到上述输出端子与规定电位节点之间;设定部,其在用于将上述多个单位电路的输出信号的信号电平设定为规定的信号电平的控制信号为激活的情况下,将上述输出端子的信号电平设定为上述规定的信号电平;第1输出控制部,其在上述控制信号为激活的情况下,将上述控制信号的信号电平提供给上述第1输出晶体管的控制电极从而使上述第1输出晶体管截止,在上述控制信号为非激活的情况下,响应输入信号而使上述第1输出晶体管导通;以及第2输出控制部,其在上述控制信号为激活的情况下,使上述第2输出晶体管截止,在上述控制信号为非激活的情况下,响应接着上述第1时钟信号的第2时钟信号或者与上述第1时钟信号同步的信号而使上述第1输出晶体管截止并且使上述第2输出晶体管导通。
地址 日本大阪府