发明名称 | 一种变频余弦信号发生装置 | ||
摘要 | 一种变频余弦信号发生装置,属于数字信号与信息处理领域。本实用新型为了解决现有的信号发生器所输出信号的幅值和频率稳定性差、精度低、带负载能力差等问题。所述信号发生装置包括频率和幅度输入模块、显示模块、单片机、可编程逻辑器件CPLD、三路D/A转换电路、三路滤波电路和三路调幅电路;通过频率和幅度输入模块输入所需频率和幅度给单片机,显示模块用于显示输入的三相余弦信号的频率和幅度,单片机的显示信号输出端与显示模块输入端连接;三路D/A转换电路将数字形式的三相正弦波形转分别换成模拟信号,三路模拟信号依次通过滤波电路、调幅电路后,输出频率范围在50Hz~80kHz三相余弦信号。本实用新型用于产生变频余弦信号。 | ||
申请公布号 | CN205158057U | 申请公布日期 | 2016.04.13 |
申请号 | CN201520963978.8 | 申请日期 | 2015.11.26 |
申请人 | 黑龙江大学 | 发明人 | 朱福珍 |
分类号 | G05B19/042(2006.01)I | 主分类号 | G05B19/042(2006.01)I |
代理机构 | 哈尔滨市松花江专利商标事务所 23109 | 代理人 | 杨立超 |
主权项 | 一种变频余弦信号发生装置,其特征在于:所述信号发生装置包括频率和幅度输入模块、显示模块、单片机、可编程逻辑器件CPLD、三路D/A转换电路、三路滤波电路和三路调幅电路;通过频率和幅度输入模块输入所需频率和幅度给单片机,显示模块用于显示输入的三相余弦信号的频率和幅度,单片机的显示信号输出端与显示模块输入端连接;单片机用于产生频率、相位和幅度的控制信息并将其传递给可编程逻辑器件CPLD,可编程逻辑器件CPLD用于产生数字形式的三相余弦波形并将其分别传递给相应的一路D/A转换电路;三路D/A转换电路将数字形式的三相正弦波形转分别换成模拟信号,三路模拟信号依次通过滤波电路、调幅电路后,输出频率范围在50Hz~80kHz三相余弦信号;所述调幅电路包括AD835芯片和分档电路;分档电路包括电阻R1、电阻R2、电阻R3、电阻R4、电阻R5、电阻R6、电源和旋转开关;电阻R1的一端同时连接AD835的Z端口和旋转开关的动触点,电阻R1的另一端连接电源负极,接旋转开关的第一静触点连接电源正极,电阻R2的一端连接旋转开关的第二静触点,电阻R2的另一端连接电源正极,电阻R3的一端连接旋转开关的第三静触点,电阻R3的另一端连接电源正极,电阻R4的一端连接旋转开关的第四静触点,电阻R4的另一端连接电源正极,电阻R5的一端连接旋转开关的第五静触点,电阻R5的另一端连接电源正极,电阻R6的一端连接旋转开关的第六静触点,电阻R6的另一端连接电源正极。 | ||
地址 | 150080 黑龙江省哈尔滨市南岗区学府路74号 |