发明名称 数据再生电路
摘要 本发明提供一种数据再生电路。在数据再生电路中,根据对通过串行通信接收到的数据进行过采样而得的并行数据来检测边缘位置,并预测下个边缘何时出现,比较该预测出的边缘位置与检测出的实际的边缘位置,根据该比较结果进行并行数据的采样位置的调整。其结果是,能够使过采样时钟为最大频率,并能够提高数据再生电路的精度。
申请公布号 CN105471437A 申请公布日期 2016.04.06
申请号 CN201510633078.1 申请日期 2015.09.29
申请人 发那科株式会社 发明人 名嘉真朝将
分类号 H03M9/00(2006.01)I 主分类号 H03M9/00(2006.01)I
代理机构 北京银龙知识产权代理有限公司 11243 代理人 曾贤伟;范胜杰
主权项 一种数据再生电路,其对串行数据进行采样来再生数据,其特征在于,该数据再生电路具有:过采样部,其将通过串行通信接收到的串行数据以如下时钟进行采样,输出n位的并行数据和所述时钟的1/n频率的时钟,其中,n为2以上的整数,所述时钟具有比所述串行数据的通信速率高的频率;边缘检测部,其检测所述并行数据的边缘位置,并将检测出的边缘位置作为边缘数据来输出;边缘位置计算部,其根据由相位比较部输出的相位控制信号预测由所述过采样部输出的下个所述并行数据的边缘位置,并将该预测出的下个边缘位置作为边缘预测位置数据来输出,并且将从所述边缘预测位置数据偏移了半相位的数据作为采样位置数据来输出;相位比较部,其比较由所述边缘检测部输出的所述边缘数据与由所述边缘位置计算部输出的所述边缘预测位置数据,并输出相位控制信号;以及数据采样部,其使用由所述边缘位置计算部输出的所述采样位置数据的信息,从由所述过采样部输出的并行数据中提取数据,并将提取出的数据作为再生数据与表示该再生数据的有效性的数据使能一起输出。
地址 日本山梨县