发明名称 一种带数据记录功能的示波器及数据记录方法
摘要 本发明新公开了一种带数据记录功能的示波器及数据记录方法,该示波器包括前端采集模块、触发模块、FPGA数据处理模块、CPU模块和显示模块。数据记录方法包括前端数据采集;FPGA数据处理模块对原始数据进行理;CPU模块从FPGA数据处理模块取两部分数据,一部分数据为FPGA数据处理模块每次从前端采集模块取到的原始数据,另外部分数据是经FPGA数据处理模块处理后得到的数据,并上述两部分数据全部依次存入示波器内部的flash存储器;CPU模块把未压缩那档的数据根据XY坐标进行转换,并存入CPU模块的显存缓冲区;显示模块将显存缓冲区中经XY坐标转换的数据显示在屏幕上。本发明能不间断地记录ADC采集到的数据,而且本发明的示波器大幅提高了数据采集速度,提高了存储速度。
申请公布号 CN105467182A 申请公布日期 2016.04.06
申请号 CN201510942849.5 申请日期 2015.12.16
申请人 福建利利普光电科技有限公司 发明人 薛增鑫;周慰君;吴达鑫;陈焕洵
分类号 G01R13/02(2006.01)I 主分类号 G01R13/02(2006.01)I
代理机构 福州君诚知识产权代理有限公司 35211 代理人 戴雨君
主权项 一种带数据记录功能的示波器,其特征在于:其包括:前端采集模块:用于对被检测信号进行数据采集;触发模块:当被检测信号达到启动数据采集的预设条件时,触发模块驱动前端采集模块进行数据采集;当被检测信号达到停止数据采集的预设条件时,触发模块驱动前端采集模块停止数据采集;FPGA数据处理模块:当前端采集模块进行数据采集时,FPGA数据处理模块每次从前端采集模块取预设量的原始数据,并对原始数据进行处理,处理方法如下:将原始数据分成至少两个档,其中一个档的原始数据不进行压缩处理,其余档的原始数据均压缩成最大值和最小值两个点;CPU模块:从FPGA数据处理模块取两部分数据,一部分数据为FPGA数据处理模块每次从前端采集模块取到的原始数据,另外部分数据是经FPGA数据处理模块处理后得到的数据,并上述两部分数据全部依次存入示波器内部的flash存储器,其中把未压缩那档的数据根据XY坐标进行转换,并存入CPU模块的显存缓冲区;显示模块:将显存缓冲区中经XY坐标转换的数据显示在屏幕上,形成波形曲线图。
地址 350000 福建省漳州市龙文区蓝田开发区横三路光电科技楼
您可能感兴趣的专利