发明名称 高速低功耗多阈值异步置位复位保持型D型触发器
摘要 一种高速低功耗多阈值异步置位复位保持型D型触发器,包括:低功耗控制电路,接收低功耗控制输入信号slp,对低功耗控制输入信号slp进行缓冲处理后输出信号;置位控制电路,接收异步置位输入信号set,对异步置位输入信号set进行缓冲处理后分别输出信号;选择控制电路,接收选择数据打入保持信号sel,对选择数据打入保持信号sel进行缓冲处理后分别输出信号;主锁存器,接收数据输入信号d、正相时钟输入信号clk、反相时钟输入信号nclk、异步复位输入信号r、选择数据打入保持信号sel以及信号sleep、nsleep、s和ns;并对数据输入信号d进行锁存处理后输出qt;从锁存器对qt进行锁存处理后分别输出。本发明具有结构简单、可提高传输效率、降低静态漏电流和功耗等优点。
申请公布号 CN104617924B 申请公布日期 2016.03.30
申请号 CN201510061904.X 申请日期 2015.02.06
申请人 中国人民解放军国防科学技术大学 发明人 胡封林;刘衡竹;鲁建壮;扈啸;万江华;孙书为;陈小文;陈胜刚;雷元武;许邦建;亓磊;刘蓉容;高新军
分类号 H03K3/356(2006.01)I;H03K3/012(2006.01)I 主分类号 H03K3/356(2006.01)I
代理机构 湖南兆弘专利事务所 43008 代理人 周长清
主权项 一种高速低功耗多阈值异步置位复位保持型D型触发器,其特征在于,包括:低功耗控制电路,用来接收低功耗控制输入信号slp,对低功耗控制输入信号slp进行缓冲处理后分别输出信号:sleep和nsleep;所述低功耗控制电路具有一个输入端和两个输出端,输入端为slp,为低功耗控制信号,高有效;输出端为sleep、nsleep,为睡眠和睡眠的非;所述低功耗控制电路包括一个两级的反相器,其中第一级的反相器由P1 PMOS管和N1 NMOS管组成,其栅极连接slp,输出作为低功耗控制电路的一个输出端nsleep;第二级的反相器由P2 PMOS管和N2 NMOS管组成,其栅极连接nsleep,输出作为低功耗控制电路的另一个输出端sleep;P1 PMOS管和P2 PMOS管的衬底连接电源Vdd,源极连接电源Vdd;N1 NMOS管和N2 NMOS管的衬底接地Vss,源极连接地Vss;置位控制电路,用来接收异步置位输入信号set,对异步置位输入信号set进行缓冲处理后分别输出信号:s和ns;选择控制电路,用来接收选择数据打入保持信号sel,对选择数据打入保持信号sel进行缓冲处理后分别输出信号:sl和nsl;主锁存器,用来接收数据输入信号d、正相时钟输入信号clk、反相时钟输入信号nclk、异步复位输入信号r、选择数据打入保持信号sel以及信号sleep、nsleep、s和ns;所述主锁存器在正相时钟输入信号clk、反相时钟输入信号nclk的控制下对数据输入信号d进行锁存处理后输出qt;所述主锁存器在正相时钟输入信号clk、反相时钟输入信号nclk的控制下对sl、nsl处理,分别决定是打入新数据或是保持从锁存器的q值不变;从锁存器,用来接收正相时钟输入信号clk、反相时钟输入信号nclk、异步复位输入信号r以及信号qt、s、sleep、nsleep;从锁存器在正相时钟输入信号clk、反相时钟输入信号nclk的控制下对qt进行锁存处理后分别输出:第一输出信号q和第二输出信号nq。
地址 410073 湖南省长沙市砚瓦池正街47号中国人民解放军国防科学技术大学计算机学院微电子与微处理器研究所