发明名称 |
一种基于CPLD或FPGA的多通道信号灯状态检测器 |
摘要 |
本发明涉及电子警察系统,具体说是电子警察系统中一种基于CPLD或FPGA的多通道信号灯状态检测器,其包括与CPLD或FPGA处理系统连接的时钟电路和与数个通道的交通信号灯分别连接的前端电路,该前端电路对每一输入信号灯的信号处理后输出一信号,该输出的每一信号输入所述CPLD或FPGA处理系统,CPLD或FPGA处理系统对每一输入信号处理后对应输出每一通道的I/O信号,并输出数据。本发明完全抛弃了现有技术采用单片机处理的方式,而是采用一片CPLD或FPGA进行核心处理,不仅完成了多个检测通道完全独立,并行工作、没有性能瓶颈,系统不存在死机问题、可以长期稳定工作;而且每通道都能采用数字技术过滤干扰信号,保证检测的准确性,使电子警察系统不会产生漏拍或误拍的现象。 |
申请公布号 |
CN103198695B |
申请公布日期 |
2016.03.30 |
申请号 |
CN201310083868.8 |
申请日期 |
2013.03.15 |
申请人 |
湖南赛道科技有限公司 |
发明人 |
鲁志国;李寿兵 |
分类号 |
G08G1/097(2006.01)I |
主分类号 |
G08G1/097(2006.01)I |
代理机构 |
广州凯东知识产权代理有限公司 44259 |
代理人 |
姚迎新 |
主权项 |
一种基于CPLD或FPGA的多通道信号灯状态检测器,其特征在于:包括与CPLD或FPGA处理系统连接的时钟电路和与数个通道的交通信号灯分别连接的前端电路,该前端电路对每一输入信号灯的信号处理后输出一信号,该输出的每一信号输入所述CPLD或FPGA处理系统,CPLD或FPGA处理系统对每一输入信号处理后对应输出每一通道的I/O信号,并输出数据;每一所述前端电路输出的信号依次经所述CPLD或FPGA处理系统内部的边沿检测电路、去信号干扰电路、延时电路后输出所述I/O信号,并通过串口输出协议数据;CPLD或FPGA处理系统内部对每路输入信号首先由边沿检测电路检测信号跳变,再由毛刺信号检测电路过滤毛刺信号,当检测到信号跳变之后开始计算信号宽度,当宽度小于设定值,则认为是毛刺,信号直接过滤。 |
地址 |
410000 湖南省长沙市岳麓区金星中路438号湘腾商业广场第1#栋903房 |