发明名称 高介电常数金属栅极制造方法
摘要 本发明公开了一种高介电常数金属栅极制造方法,包括:在衬底上依次形成界面层、高介电常数栅介质层、多晶硅层和硬掩膜层;在硬掩膜层形成图形化的光刻胶,利用图形化的光刻胶刻蚀掉部分硬掩膜层;刻蚀掉未被硬掩膜层覆盖的多晶硅层;在前一步骤所形成的结构表面上沉积刻蚀阻挡层;去除覆盖于栅介质层上的刻蚀阻挡层以及露出的栅介质层和界面层;在衬底上沉积介质层;去除剩余的硬掩膜层和多晶硅层,并在露出的栅介质层上沉积金属栅极,以形成高介电常数金属栅极。本发明方法所形成的金属栅极的宽度小于高介电常数栅介质层的宽度,因此在金属栅极和衬底之间便不易产生能够绕过高介电常数栅介质层的漏电流,进而可以提高半导体器件的性能。
申请公布号 CN103367133B 申请公布日期 2016.03.30
申请号 CN201210087289.6 申请日期 2012.03.29
申请人 中芯国际集成电路制造(上海)有限公司 发明人 李凤莲;倪景华
分类号 H01L21/283(2006.01)I 主分类号 H01L21/283(2006.01)I
代理机构 北京德琦知识产权代理有限公司 11018 代理人 牛峥;王丽琴
主权项 一种高介电常数金属栅极制造方法,包括:提供衬底,在所述衬底上依次形成界面层、高介电常数栅介质层、多晶硅层以及硬掩膜层;在所述硬掩膜层上形成图形化的光刻胶,利用图形化的光刻胶对所述硬掩膜层进行刻蚀,并去除所述图形化的光刻胶;刻蚀掉未被所述硬掩膜层覆盖的多晶硅层,并露出所述高介电常数栅介质层;在前一步骤所形成的结构表面上沉积刻蚀阻挡层;依次去除覆盖于高介电常数栅介质层上的刻蚀阻挡层,以及之后所露出的高介电常数栅介质层和界面层,直到露出所述衬底;在所露出的衬底上沉积介质层;依次去除剩余的硬掩膜层和多晶硅层,并在露出的高介电常数栅介质层上沉积金属栅极,以形成高介电常数金属栅极。
地址 201203 上海市浦东新区张江路18号