发明名称 一种时间交织流水线ADC系统及其时序操作方法
摘要 本发明公开了一种时间交织流水线ADC系统及其时序操作方法。其包括数模转换器结构,扰动校准信号注入结构以及自适应算法原理,模数转换器系统结构可在较低的系统开销下,实现扰动信号的注入,实现各通道归一化的电容参数校正。使用冗余采样通道实现采样随机化,使通道延迟偏差降低至噪声底,对比传统的延迟校正方法节约了大量功耗与面积开销;使用非固定正负信号极性通路,并结合随机化采样通道选择,节省了传统运放offset校正电路中的动态反向电路,降低了时序要求;使用可校正的多通道分离增益校正扰动信号注入,对比传统方案节省了高功耗的前置高速采样保持电路,并提高了时间交织流水线ADC系统的采样速度。
申请公布号 CN105406867A 申请公布日期 2016.03.16
申请号 CN201510948287.5 申请日期 2015.12.17
申请人 成都博思微科技有限公司 发明人 马骁;蒋奇;辜波
分类号 H03M1/12(2006.01)I 主分类号 H03M1/12(2006.01)I
代理机构 成都金英专利代理事务所(普通合伙) 51218 代理人 袁英
主权项 一种时间交织流水线ADC系统,其特征在于:它包括N个采样通道、M个运算放大器正极性通道输入多选器、M个运算放大器负极性通道输入多选器、M个运算放大器和两个输出多选器,每个采样通道的输入并行与输入信号连接,每个采样通道的输出分别接入运算放大器正极性通道输入多选器和运算放大器负极性通道输入多选器,运算放大器正极性通道输入多选器的输出与运算放大器正输入端连接,运算放大器负极性通道输入多选器的输出与运算放大器负输入端连接,运算放大器的输出分别于两个输出多选器连接,M个运算放大器输出通过输出多选器器重新整合为单路信号,所述的N个采样通道中有i个为正极性连接有j个为负极性连接,i+j=N,其中N≥4,M≥3。
地址 610000 四川省成都市高新区高朋大道3号1幢8层812号