发明名称 数据存储及处理电路
摘要 本发明的数据存储及处理电路属恶劣条件下的存储测试技术领域,是避免采集存储电路突发掉电时丢失NAND闪存缓冲RAM中未完成编程写入并存储的数据和FIFO缓存器中数据,利用铁电存储器同步循环存储采集数据,掉电时完整保存那些丢失数据,将铁电存储器中的数据通过处理融合到闪存记录的数据后面,补足掉电时丢失的那些数据;在NAND闪存存储器记录满之前能实现多次断电后再重新上电继续存储数据到NAND闪存存储器至满,并补足每次断电前采集的数据;该电路优点有:解决了突发掉电采集数据完整记录的问题,具备多次突发掉电重启续存功能,可在原有存储电路基础上方便扩展,这种数据存储及处理电路值得采用和推广。
申请公布号 CN105405465A 申请公布日期 2016.03.16
申请号 CN201511007611.X 申请日期 2015.12.29
申请人 中北大学 发明人 尤文斌;丁永红;马铁华;裴东兴;范锦彪;李新娥;张瑜;王燕;张晋业;刘明军
分类号 G11C16/22(2006.01)I 主分类号 G11C16/22(2006.01)I
代理机构 太原市科瑞达专利代理有限公司 14101 代理人 李富元
主权项 一种数据存储及处理电路,是避免采集存储电路突发掉电时丢失NAND闪存缓冲RAM中数据和FPGA内部用于闪存写入数据的FIFO缓存器中数据的数据存储及处理电路,特征在于:所述的数据存储及处理电路在FPGA的控制下,铁电存储器同步循环存储与写入闪存存储通道中一样的数据,掉电时NAND闪存丢失其RAM中未完成编程写入并存储的数据,同时FPGA内部丢失FIFO中缓存的部分采集数据,而铁电存储器中正好完整保存了这些丢失数据,读取存储在数据存储及处理电路中的数据后,将铁电存储器中的数据通过处理融合到闪存记录的数据后面,补足采集数据在掉电时丢失的那些数据,在NAND闪存存储器记录满之前实现多次断电后均能补足每次断电前的采集数据并重新上电继续存储数据。
地址 030051 山西省太原市尖草坪区学院路3号