发明名称 SMI接口管理方法及可编程逻辑器件
摘要 本申请公开了一种可编程逻辑器件PLD,包括:SMI接口寄存器、以及与其相连的SMI接口收发器和译码器;SMI接口寄存器与处理器CPU通过总线相连;SMI接口收发器的SMI接口通过译码器扩展出与被管理的从SMI接口器件数量相同的主SMI接口;每个扩展出的主SMI接口使用PLD的2个I/O管脚,每个主SMI接口与一个从SMI接口器件相连;不同电平应用的主SMI接口位于PLD的输入输出端口I/O组不同的逻辑区域BANK中,每个BANK的I/O管脚设置成与该BANK内主SMI接口的电平相同的电平模式。本申请还公开了一种SMI接口管理方法。当单板上需管理的SMI接口众多,且SMI接口电平也不单一时,本申请可实现对这些SMI接口的统一管理。
申请公布号 CN103246628B 申请公布日期 2016.03.16
申请号 CN201310181278.9 申请日期 2013.05.15
申请人 杭州华三通信技术有限公司 发明人 万进;何磊
分类号 G06F13/38(2006.01)I;G06F13/40(2006.01)I 主分类号 G06F13/38(2006.01)I
代理机构 北京德琦知识产权代理有限公司 11018 代理人 谢安昆;宋志强
主权项 一种可编程逻辑器件PLD,其特征在于,所述PLD包括:串行管理接口SMI接口寄存器、以及与其相连的SMI接口收发器和译码器;其中,SMI接口寄存器与处理器CPU通过总线相连;SMI接口收发器的SMI接口通过译码器扩展出与被管理的从SMI接口器件数量相同的主SMI接口;每个扩展出的主SMI接口使用PLD的2个通用I/O管脚,每个主SMI接口与一个从SMI接口器件相连;不同电平应用的主SMI接口位于PLD的输入输出端口I/O组不同的逻辑区域BANK中,每个BANK的I/O管脚设置成与该BANK内主SMI接口的电平相同的电平模式;CPU将SMI接口操作信息写入SMI接口寄存器,通过SMI接口寄存器中的操作信息来控制译码器选定待访问的从SMI接口,并且控制SMI接口收发器读写选定的从SMI接口器件。
地址 310053 浙江省杭州市高新技术产业开发区之江科技工业园六和路310号华为杭州生产基地