发明名称 印刷电路板
摘要 本发明公开了印刷电路板。提供一种能够在保持电源图案和接地图案的低电阻值的同时增加电源图案和接地图案的电感值的印刷电路板。印刷电路板包括印刷布线板,该印刷布线板包含具有在其中形成的电源图案的电源层和具有在其中形成的接地图案的接地层。在印刷布线板上,安装作为半导体器件的LSI和作为供电部件的LSI。接地图案具有当从与印刷布线板的表面垂直的方向观看时与电源图案重叠的第一接地区域。在第一接地区域中,形成至少一个缺陷部。在第一接地区域中,缺陷部形成比电源图案窄的区域。
申请公布号 CN103369817B 申请公布日期 2016.03.16
申请号 CN201310120012.3 申请日期 2013.04.09
申请人 佳能株式会社 发明人 村井裕典;星聪;山下展辉
分类号 H05K1/02(2006.01)I 主分类号 H05K1/02(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 康建忠
主权项 一种印刷电路板,包括:印刷布线板,所述印刷布线板包括:电源层,在所述电源层中形成电源图案;和接地层,在所述接地层中形成接地图案,所述接地层隔着电介质层与所述电源层相对;半导体器件,安装于所述印刷布线板上,半导体器件具有与所述电源图案连接的电源端子和与所述接地图案连接的接地端子;和供电部件,安装于所述印刷布线板上,供电部件通过所述电源图案和所述接地图案向半导体器件供给DC电力,其中,所述接地图案在第一接地区域中包含在其中形成的至少一个缺陷部,当从与印刷布线板的表面垂直的方向观看时,所述第一接地区域与所述电源图案重叠,并且,在所述第一接地区域中,所述至少一个缺陷部形成比所述电源图案窄的区域。
地址 日本东京