发明名称 于低电压操作期间之快取部分的停用
摘要 明说明了与低电压操作期间之一或多个快取部分的停用有关之方法及装置。在某些实施例中,可将一或多个额外的位元用于一快取记忆体的一部分,该一或多个额外的位元指示该快取记忆体的该部分是否可在Vccmin位准或低于Vccmin的位准下操作。也说明了其他实施例,且申请这些其他实施例的专利范围。
申请公布号 TWI525426 申请公布日期 2016.03.11
申请号 TW102139291 申请日期 2009.09.25
申请人 英特尔股份有限公司 发明人 温克森 克里斯多福;凯拉 穆汉梅;德 微威克;张明;亚贝拉 乔米;卡瑞提罗卡萨度 贾维尔;加帕洛蒙菲尔 佩卓;维拉 萨维尔;冈萨雷斯 安东尼奥
分类号 G06F1/32(2006.01) 主分类号 G06F1/32(2006.01)
代理机构 代理人 林志刚
主权项 一种处理器,包含:一共用L2快取记忆体;耦合至该共用L2快取记忆体之复数处理器核心,该些复数处理器核心系实施于单一积体电路晶片上,该些复数处理器核心之每一者包括一具有复数快取线之L1快取记忆体,其中该些复数快取线包括一可靠地可操作于第一最小操作电压之第一组快取线及一可靠地可操作于第二最小操作电压之第二组快取线,其中该第二最小操作电压系小于该第一最小操作电压。
地址 美国