发明名称 用于产生多相PWM信号的方法
摘要 介绍了一种用于产生多相PWM信号(12)的方法和电路装置(10)。在此设置有多个PWM发生器(20,22,24,26),所述多个PWM发生器(20,22,24,26)分别具有计数器(30,54,74,94)、两个比较器(32,34,56,58,76,78,96,98)和状态存储器(36,64,84,104),其中每个PWM发生器(20,22,24,26)都输出表示多相PWM信号(12)的一相的PWM信号(14,42,62,82),其中所述PWM发生器(20,22,24,26)通过复用器(38,66,86,106)彼此耦合,使得所述彼此耦合的PWM发生器(20,22,24,26)的计数器(30,54,74,94)被相同时钟控制。
申请公布号 CN102812639B 申请公布日期 2016.03.09
申请号 CN201180016834.6 申请日期 2011.03.17
申请人 罗伯特·博世有限公司 发明人 S.施密特;D.托斯
分类号 H03K7/08(2006.01)I 主分类号 H03K7/08(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 胡莉莉;卢江
主权项 一种用于利用多个PWM发生器(20,22,24,26)来产生多相PWM信号(12)的方法,所述多个PWM发生器(20,22,24,26)分别具有计数器(30,54,74,94)、两个比较器(32,34,56,58,76,78,96,98)和状态存储器(36,64,84,104),其中每个PWM发生器(20,22,24,26)都输出表示多相PWM信号(12)的一相的PWM信号(14,42,62,82),其中PWM发生器(20,22,24,26)通过复用器(38,66,86,106)彼此耦合,使得彼此耦合的PWM发生器(20,22,24,26)的计数器(30,54,74,94)被相同时钟控制,其中所述PWM信号的上升沿附在所述两个比较器(32,34,56,58,76,78,96,98)中的一个比较器的输入端上,而所述PWM信号的下降沿附在所述两个比较器(32,34,56,58,76,78,96,98)中的另一比较器的输入端上。
地址 德国斯图加特