发明名称 一种阵列基板及显示装置
摘要 本实用新型实施例公开了一种阵列基板及显示装置。该阵列基板,包括衬底基板,在衬底基板上交叉设置的多条栅线,多条数据线,设置在相邻的栅线与相邻的数据线限定区域内的像素电极,以及在栅线和数据线交叉位置处设置的薄膜晶体管,薄膜晶体管的漏极与像素电极通过过孔连接;栅线在相邻的数据线之间设置有宽化部;所述宽化部设置有凹槽结构;所述凹槽结构在衬底基板上的正投影与薄膜晶体管的漏极在衬底基板上的正投影至少部分重叠。由于栅线在相邻的数据线之间设置有宽化部,降低了栅线的信号延迟,在上述宽化部设置有凹槽结构,该凹槽结构有利于灵活布线,薄膜晶体管的漏极经过上述凹槽结构,从而可以降低薄膜晶体管的漏极与栅线的耦合电容。
申请公布号 CN205067935U 申请公布日期 2016.03.02
申请号 CN201520876580.0 申请日期 2015.11.05
申请人 京东方科技集团股份有限公司 发明人 程鸿飞;先建波
分类号 G02F1/1362(2006.01)I 主分类号 G02F1/1362(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 黄志华
主权项 一种阵列基板,包括衬底基板,在所述衬底基板上交叉设置的多条栅线,多条数据线,设置在相邻的栅线与相邻的数据线限定区域内的像素电极,以及在所述栅线和所述数据线交叉位置处设置的薄膜晶体管,所述薄膜晶体管的漏极与所述像素电极通过过孔连接;其特征在于:所述栅线在相邻的数据线之间设置有宽化部;所述宽化部设置有凹槽结构;所述凹槽结构在所述衬底基板上的正投影与所述薄膜晶体管的漏极在所述衬底基板上的正投影至少部分重叠。
地址 100015 北京市朝阳区酒仙桥路10号