发明名称 基于FPGA的小波算法IP核的设计方法
摘要 基于FPGA的小波算法IP核的设计方法,它涉及一种IP核设计方法。本发明的目的是为了解决现有技术对于扰动信号分析速度低,效果差,不能有效的解决暂态电能质量扰动的问题。本发明采用多分辨率分析和DB5小波算法,借助DSP Builder工具实现滤波器模块设计,并对所设计的滤波器模型进行仿真,以验证所提方法的可行性;利用DSP Builder建立滤波器模块,最后完成在FPGA中进行小波算法IP核设计。本发明缩短设计周期、设计灵活性强、占用FPGA逻辑资源少。
申请公布号 CN105373676A 申请公布日期 2016.03.02
申请号 CN201510903530.1 申请日期 2015.12.09
申请人 哈尔滨理工大学 发明人 房国志;李晴晴;李发亮
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 哈尔滨市伟晨专利代理事务所(普通合伙) 23209 代理人 曹徐婷
主权项 基于FPGA的小波算法IP核的设计方法,其特征在于:采用多分辨率分析和DB5小波算法,借助DSP Builder工具实现滤波器模块设计,并对所设计的滤波器模型进行仿真,以验证所提方法的可行性;利用DSP Builder建立滤波器模块,最后完成在FPGA中进行小波算法IP核设计。
地址 150080 黑龙江省哈尔滨市南岗区学府路52号哈尔滨理工大学