发明名称 适用于HEVC标准的基于SRAM的DCT输入输出数据缓存方法
摘要 本发明属于高清数字视频压缩编解码技术领域,具体为一种适用于HEVC标准的基于SRAM的DCT输入输出数据缓存方法。本发明使用4个深度为128,宽度为8像素宽度的静态随机存储器(SRAM),并将64×64大小的图像处理块等分成4个32×32大小的1/4图像处理块;将32×32大小的1/4图像处理块等分成16个8×8大小的1/64处理块;将8×8大小的1/64处理块等分成8个1×8大小的图像处理行;然后对各图像块处理的数据与各静态随机访问存储器中各存储单元地址之间建立对应的存储关系。使用本发明方法,无论访问的块大小为4×4,8×8,16×16还是32×32,无论访问的格式是按行输出还是按块输出,总是能够提供每周期32像素的吞吐率,从而以极低的硬件代价来达到极高的吞吐率。
申请公布号 CN105376582A 申请公布日期 2016.03.02
申请号 CN201510787841.6 申请日期 2015.11.17
申请人 复旦大学 发明人 范益波;黄磊磊;刘淑君;曾晓洋
分类号 H04N19/433(2014.01)I;H04N19/625(2014.01)I;H04N19/122(2014.01)I 主分类号 H04N19/433(2014.01)I
代理机构 上海正旦专利代理有限公司 31200 代理人 陆飞;盛志范
主权项  一种适用于HEVC标准的基于SRAM的DCT输入输出数据缓存方法,其中使用4个深度为128、宽度为8像素宽度的静态随机存储器;首先,将64×64大小的图像处理块等分成4个32×32大小的1/4图像处理块,每个图像处理块的标号用符号<i>nQLCU</i>表示,序号以光栅顺序记录,从0计数;将32×32大小的1/4图像处理块等分成16个8×8大小的1/64处理块,每个图像处理块的标号用符号<i>nBlock</i>表示,序号以光栅顺序记录,从0计数;将8×8大小的1/64处理块等分成8个1×8大小的图像处理行,每个图像处理行的标号用符号<i>nRow</i>表示,序号依次向下,从0计数;于是,每个图像处理行的完整表示方式是<i>nQLCU</i>‑<i>nBlock</i>‑<i>nRow</i>;每个静态随机访问存储器的标号用符号<i>bank</i>表示,从0计数;每个静态随机访问存储器的地址用符号<i>addr</i>表示,从零计数;于是,每个存储单元的完整表示方式是<i>bank</i>‑<i>addr</i><i>­</i>;根据上述标号定义,各图像块处理的数据与各静态随机访问存储器中各存储单元地址之间对应的存储关系,即具体映射公式如下:当nRow%4等于0时,bank = (nBlock+0)%4当nRow%4等于1时,bank = (nBlock+2)%4当nRow%4等于2时,bank = (nBlock+1)%4           (1)当nRow%4等于3时,bank = (nBlock+3)%4addr = 32×nQLCU+8×[nRow/4]+nBlock此处,符号“%”表示取余,符号“[]”表示取整,且向采用下取整的方式。
地址 200433 上海市杨浦区邯郸路220号