发明名称 移位寄存器单元及其驱动方法与显示装置
摘要 本发明公开一种移位寄存器单元及其驱动方法与显示装置,涉及显示技术领域,为解决制造过程不稳定以及高温、低温等情况对移位寄存器单元中传输的信号的影响大,显示装置的显示效果较差的问题。所述移位寄存器单元包括输入模块,下拉补偿模块、下拉模块和上拉模块,其中,下拉补偿模块用于在上拉控制节点的信号为高电平状态时,对下拉控制节点的信号进行至少两次下拉,将下拉控制节点的信号下拉至低电平状态。本发明提供的移位寄存器单元应用于显示装置中。
申请公布号 CN105336291A 申请公布日期 2016.02.17
申请号 CN201510886307.0 申请日期 2015.12.04
申请人 京东方科技集团股份有限公司 发明人 周依芳
分类号 G09G3/20(2006.01)I;G11C19/28(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种移位寄存器单元,其特征在于,包括:输入模块,其连接触发信号端、下拉信号端、第一时钟信号端、低电平端、下拉模块、上拉模块和上拉控制节点,所述上拉控制节点为所述输入模块、下拉补偿模块、所述上拉模块和所述下拉模块的连接点,所述输入模块用于在所述触发信号端的信号、所述第一时钟信号端的信号以及下拉信号端的信号的控制下,将所述触发信号端的信号或低电平端的信号传输至所述上拉控制节点;所述下拉补偿模块,其连接控制信号端、所述上拉控制节点、下拉控制节点和低电平端,所述下拉控制节点为所述下拉补偿模块与所述下拉模块的连接点,所述下拉补偿模块用于在所述上拉控制节点的信号为高电平状态时,对下拉控制节点的信号进行至少两次下拉,将所述下拉控制节点的信号下拉至低电平状态;所述上拉模块,其连接第二时钟信号端、所述下拉模块、所述上拉控制节点和所述移位寄存器单元的输出端,所述上拉模块用于在所述上拉控制节点的信号与所述第二时钟信号端的信号的控制下,将所述移位寄存器单元的输出端的信号上拉为高电平状态,以及利用自身的自举现象将所述上拉控制节点的信号上拉为高电平状态;所述下拉模块,其连接所述输入模块、所述上拉模块、所述上拉控制节点、所述下拉控制节点、所述低电平端和所述移位寄存器单元的输出端,所述下拉模块用于在所述下拉控制节点的信号的控制下,将所述移位寄存器的输出端的信号下拉为低电平状态。
地址 100015 北京市朝阳区酒仙桥路10号