发明名称 |
具有重分布线的堆叠集成电路 |
摘要 |
本发明提供了一种集成电路结构,其包括第一和第二半导体芯片。第一半导体芯片包括第一衬底和位于第一衬底下面的多个第一介电层。第二半导体芯片包括第二衬底和位于第二衬底上方的多个第二介电层,其中多个第一介电层和多个第二介电层彼此接合。金属焊盘位于多个第二介电层中。重分布线位于第一衬底的上方。导电插塞电连接至重分布线。导电插塞包括从第一衬底的顶面延伸至第一衬底的底面的第一部分和从第一衬底的底面延伸至金属焊盘的第二部分。第二部分的底面接触金属焊盘的顶面。本发明涉及具有重分布线的堆叠集成电路。 |
申请公布号 |
CN105321903A |
申请公布日期 |
2016.02.10 |
申请号 |
CN201410844501.8 |
申请日期 |
2014.12.30 |
申请人 |
台湾积体电路制造股份有限公司 |
发明人 |
何承颖;林政贤;许文义;洪丰基;杨敦年;蔡映麟 |
分类号 |
H01L23/48(2006.01)I;H01L25/065(2006.01)I;H01L21/768(2006.01)I |
主分类号 |
H01L23/48(2006.01)I |
代理机构 |
北京德恒律治知识产权代理有限公司 11409 |
代理人 |
章社杲;李伟 |
主权项 |
一种集成电路结构,包括:第一半导体芯片,包括:第一衬底;多个第一介电层,位于所述第一衬底下面;和第二半导体芯片,包括:第二衬底;多个第二介电层,位于所述第二衬底上方,其中,所述多个第一介电层的底层接合至所述多个第二介电层的顶层;和金属焊盘,位于所述多个第二介电层中的一层中;重分布线,位于所述第一衬底上方;第一导电插塞,位于所述重分布线的下面并且电连接至所述重分布线,其中,所述第一导电插塞包括:第一部分,从所述第一衬底的顶面延伸至所述第一衬底的底面;和第二部分,从所述第一衬底的底面延伸至所述金属焊盘,其中,所述第二部分的底面接触所述金属焊盘的顶面,并且所述第一部分和所述第二部分形成连接的区域。 |
地址 |
中国台湾新竹 |