发明名称 |
一种基于FPGA的DDS多信号发生器 |
摘要 |
一种基于FPGA的DDS多信号发生器属于信号发生器技术领域,尤其涉及一种基于FPGA的DDS多信号发生器。本发明提供一种失真度小的基于FPGA的DDS多信号发生器。本发明包括频率控制字部分、累加器、寄存器、正弦波数据部分、三角波数据部分、锯齿波数据部分、方波波数据部分、波形选择器、波形选择输入部分、高速DA部分、低通部分和信号输出部分,其结构要点累加器端口分别与频率控制字部分、寄存器、正弦波数据部分、三角波数据部分、锯齿波数据部分相连,波形选择器端口分别与正弦波数据部分、三角波数据部分、锯齿波数据部分、方波波数据部分、波形选择输入部分、高速DA部分相连。 |
申请公布号 |
CN105322919A |
申请公布日期 |
2016.02.10 |
申请号 |
CN201410365693.4 |
申请日期 |
2014.07.30 |
申请人 |
富强 |
发明人 |
富强;唐安冉 |
分类号 |
H03K3/02(2006.01)I |
主分类号 |
H03K3/02(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种基于<b>FPGA</b><b>的</b><b>DDS</b><b>多信号发生器,包括频率控制字部分、累加器、寄存器、正弦波数据部分、三角波数据部分、锯齿波数据部分、方波波数据部分、波形选择器、波形选择输入部分、高速</b><b>DA</b><b>部分、低通部分和信号输出部分,其特征在于累加器端口分别与频率控制字部分、寄存器、正弦波数据部分、三角波数据部分、锯齿波数据部分相连,波形选择器端口分别与正弦波数据部分、三角波数据部分、锯齿波数据部分、方波波数据部分、波形选择输入部分、高速</b><b>DA</b><b>部分相连,高速</b><b>DA</b>部分、低通部分、信号输出部分依次相连。 |
地址 |
110179 辽宁省沈阳市浑南新区世纪路3号21世纪大厦C栋27层 |