发明名称 多模式同步对时装置
摘要 本实用新型提供一种多模式同步对时装置,包括:微处理器,FPGA模块、GPS模块、物理层网卡芯片PHY以及晶振,晶振与物理层网卡芯片PHY连接,用于为物理层网卡芯片PHY提供时钟信号,FPGA模块分别与GPS模块和物理层网卡芯片PHY连接,FPGA模块还包括IRIG-B码接口,FPGA模块根据GPS模块或物理层网卡芯片PHY的参考时间生成标准时间信息,FPGA模块将时间信息发送给所述待对时设备,或,FPGA模块接收IRIG-B码并解析IRIG-B码中的时间信息,将所述时间信息发送给所述待对时设备。从而该多模式同步对时装置能够实现三种模式的精确对时,分别为GPS对时模式、基于网络对时的模式和基于RIG-B码对时模式。用户能够根据实际现场要求选择对时模式,适应现场多样的同步方式,从而为现场测试带来便利。
申请公布号 CN205017341U 申请公布日期 2016.02.03
申请号 CN201520826765.0 申请日期 2015.10.22
申请人 贵州电网有限责任公司电力调度控制中心;广东昂立电气自动化有限公司 发明人 彭海平;高昌培;熊学海;赵凌;齐雪雯;高吉普;李颖;刘雁冰;熊勇;梁东林;田海涛;杨晓珑
分类号 H04L7/00(2006.01)I 主分类号 H04L7/00(2006.01)I
代理机构 广州华进联合专利商标代理有限公司 44224 代理人 黄晓庆
主权项 一种多模式同步对时装置,包括:微处理器,FPGA模块、GPS模块、物理层网卡芯片PHY以及晶振,所述晶振与所述物理层网卡芯片PHY、所述FPGA模块连接,用于为物理层网卡芯片PHY和所述FPGA模块提供时钟信号;所述微处理器的输入端与所述GPS模块和所述物理层网卡芯片PHY连接,其输出端与所述FPGA模块连接,所述FPGA模块设有与待对时设备连接的接口;所述FPGA模块还包括IRIG‑B码接口;所述微处理器根据GPS模块或所述物理层网卡芯片PHY输入的参考时间生成时间信息,并将所述时间信息发送给所述FPGA模块,所述FPGA模块将所述时间信息发送给所述待对时设备,或所述FPGA模块接收IRIG‑B码并解析所述IRIG‑B码中的时间信息,将所述时间信息发送给所述待对时设备。
地址 550002 贵州省贵阳市南明区解放路86号