发明名称 一种实时时钟误差补偿装置
摘要 本实用新型属于实时时钟技术领域,提供了一种实时时钟误差补偿装置。在本实用新型中,实时时钟误差补偿装置的补偿周期为0.5秒,使得误差补偿后的0.5秒计时精确,因此,实时时钟的每1秒计时也是精确的。同时,所述实时时钟误差补偿装置包括高频振荡器和高速定时累加器,由于高频振荡器产生的时钟信号频率远大于晶体振荡器的振荡频率,因此,采用高速定时累加器进行误差补偿实现了对实时时钟误差的高精度补偿。
申请公布号 CN205017272U 申请公布日期 2016.02.03
申请号 CN201520835615.6 申请日期 2015.10.26
申请人 深圳市博巨兴实业发展有限公司 发明人 万上宏;叶媲舟;涂柏生
分类号 H03B5/04(2006.01)I;H03B5/30(2006.01)I 主分类号 H03B5/04(2006.01)I
代理机构 深圳中一专利商标事务所 44237 代理人 张全文
主权项 一种实时时钟误差补偿装置,所述实时时钟误差补偿装置的输出端与计时逻辑电路的输入端相连;所述实时时钟误差补偿装置包括晶体振荡器和低速定时累加器;当在预设补偿周期内不进行误差补偿时,所述低速定时累加器对所述晶体振荡器产生的时钟信号的周期个数进行计数;其特征在于,所述实时时钟误差补偿装置还包括高频振荡器、高速定时累加器以及控制模块;所述晶体振荡器的输出端与所述低速定时累加器的时钟信号输入端相连,所述高频振荡器的输出端与所述高速定时累加器的时钟信号输入端相连,所述控制模块的第一控制信号输出端与所述低速定时累加器的控制信号输入端相连,所述控制模块的第二控制信号输出端与所述高速定时累加器的控制信号输入端相连,所述低速定时累加器的输出端与所述高速定时累加器的输出端共接形成所述实时时钟误差补偿装置的输出端;所述高频振荡器产生高于所述晶体振荡器振荡频率的时钟信号;所述控制模块在一个预设补偿周期内计算所述低速定时累加器和所述高速定时累加器分别所对应的低速周期补偿个数和高速周期补偿个数,并使所述低速定时累加器在所述预设补偿周期内根据所述低速周期补偿个数对所述晶体振荡器产生的时钟信号的周期个数进行计数,当所述低速定时累加器计数完成后,所述控制模块发出使能信号使所述高速定时累加器在所述预设补偿周期内根据所述高速周期补偿个数对所述高频振荡器产生的时钟信号的周期个数进行计数;所述预设补偿周期为0.5秒;所述计时逻辑电路根据所述低速定时累加器进行周期计数所得到的周期个数和所述高速定时累加器进行周期计数所得到的周期个数进行计时。
地址 518000 广东省深圳市南山区高新中一道2号长园新材料港D栋四楼