发明名称 フェーズロックドループの方法及び装置
摘要 A communications system using a phase locked loop employing two-point modulation is disclosed. The phase locked loop further includes a master oscillator having an output operably coupled to a first input of the phase detector; a slave oscillator having an output operably coupled to a second input of the phase detector, and a forward-gain-adaptation module having a first input operably coupled to the raw-error terminal of the phase detector.
申请公布号 JP5852074(B2) 申请公布日期 2016.02.03
申请号 JP20130207754 申请日期 2013.10.02
申请人 クゥアルコム・インコーポレイテッドQUALCOMM INCORPORATED 发明人 ゲイリー・ジェイ.・バランタイン
分类号 H03L7/08;H03L7/093;H03C3/09;H03L7/197 主分类号 H03L7/08
代理机构 代理人
主权项
地址
您可能感兴趣的专利