发明名称 多通道ADC同步采样中频接收机及同步采样方法
摘要 本发明公开了一种多通道ADC同步采样中频接收机及同步采样方法,首先多通道ADC模块对信号进行采样,并将采样转换的数字信号传递到FPGA芯片,再经FPGA芯片配合四通道数字下变频器完成I/Q分量的提取,最后将提取后的I/Q分量传递给DSP芯片处理。本发明具有多通道信号采样,采样时钟相互独立,并能控制内外部时钟智能切换,同时采用多通道ADC模块和四通道数字下变频器与FPGA芯片的组合,处理效率高,成本低廉。
申请公布号 CN103684514B 申请公布日期 2016.02.03
申请号 CN201310594601.5 申请日期 2013.11.25
申请人 成都九华圆通科技发展有限公司 发明人 宁涛;肖聪;王润洪;吴伟冬;宁昕;黎飞宏
分类号 H04B1/00(2006.01)I;H04B1/30(2006.01)I 主分类号 H04B1/00(2006.01)I
代理机构 成都金英专利代理事务所(普通合伙) 51218 代理人 袁英
主权项 多通道ADC同步采样中频接收机的同步采样方法,其特征在于:所述接收机包括第一FPGA芯片、第二FPGA芯片、第三FPGA芯片、第一DSP芯片、第二DSP芯片、第一多通道ADC模块、第二多通道ADC模块和时钟分配模块,第一多通道ADC模块的信号输出与第一FPGA芯片的信号输入连接,第一FPGA芯片与第一DSP芯片之间通过双向多通道数据传输线连接,第二多通道ADC模块的信号输出与第二FPGA芯片的信号输入连接,第二FPGA芯片与第二DSP芯片之间有双向多通道数据连接,第一FPGA芯片通过总线与第二FPGA芯片连接,第一DSP芯片通过总线与第二DSP芯片连接,第一FPGA芯片和第二FPGA芯片分别与北斗/GPS接口连接,第三FPGA芯片通过SPI总线与北斗/GPS接口连接,第一FPGA芯片通过总线与第三FPGA芯片连接,第一DSP芯片通过总线分别与DDR2内存和非易失闪存连接,第二DSP芯片通过总线分别与DDR2内存和非易失闪存连接,第一FPGA芯片通过总线分别与非易失闪存和四通道数字下变频器连接,第二FPGA芯片通过总线分别与非易失闪存和四通道数字下变频器连接,时钟分配模块的输出分别与第一多通道ADC模块和第二多通道ADC模块连接;多通道ADC模块:对多个AD通道的信号进行采样,并进行模数转换;FPGA芯片:配合四通道数字下变频完成基带转换,并提取I/Q分量,将经过脉宽匹配滤波器的I、Q分量送入DSP芯片;时钟分配模块:为第一多通道ADC模块和第二多通道ADC模块分别提供内时钟或外时钟,或进行时钟切换;所述的时钟分配模块信号输入端分别与温补晶振的信号输出端和外时钟的信号端连接;所述方法包括有以下步骤:S1:第一多通道ADC模块对通道AD4、通道AD5、通道AD6进行信号采样,第二多通道ADC模块对通道AD1、通道AD2、通道AD3进行信号采样,采样期间,时钟分配模块分配给两组ADC模块相互独立的同步时钟信号;S2:经过第一多通道ADC模块和第二多通道ADC模块采样转换后的信号分别传递给第一FPGA芯片和第二FPGA芯片;S3:第一FPGA芯片和第二FPGA芯片配合四通道数字下变频器完成I/Q分量的提取,经过脉宽匹配滤波器的I/Q分量分别送入第一DSP芯片和第二DSP芯片进行数字信号处理;所述四通道数字下变频器四通道数字下变频的步骤如下:SS1:采样后的中频信号,经过NCO移频为零中频信号后,传递给CIC滤波器;SS2:经过CIC滤波器抽取滤波,半带滤波器采样滤波和SRRC滤波器整形滤波处理后输出变频处理后的基带信号。
地址 611730 四川省成都市郫县成都现代工业港北片区港大路138号