发明名称 método e arquitetura de circuito para minimização do desbalanceamento entre componentes i e q
摘要 resumo método e arquitetura de circuito para minimização do desbalanceamento entre componentes i e q na recepção de sinais digitais compreendendo a utilização de algoritmo genético para determinação dos valores sub-ótimos do ângulo de erro de fase (?) e magnitude do erro (?) entre os componentes em fase (i) e em quadratura (q) fornecidos na saída de conversores analógicos/digitais existentes. ditos valores são utilizados para calcular os parâmetros de correção (a, c, d) utilizados numa matriz de correção, a qual é implementada por um conjunto de multiplicadores cada um dos quais tendo duas entradas, a primeira constituída pelo componente em fase ou em quadratura, e a segunda, por um dos referidos parâmetros de correção. ?? ?? ?? ?? 1/1
申请公布号 BR102014015892(A2) 申请公布日期 2016.02.02
申请号 BR20141015892 申请日期 2014.06.26
申请人 FUNDACAO CPQD - CENTRO DE PESQUISA E DESENVOLVIMENTO EM TELECOMUNICACOES 发明人 FABBRYCCIO AKKAZZHA CHAVES MACHADO CARDOSO;FABIANO SILVA MATHILDE;FELIPE AUGUSTO PEREIRA DE FIGUEIREDO;RAFAEL MENDES VILELA
分类号 H03D3/00;H03D13/00 主分类号 H03D3/00
代理机构 代理人
主权项
地址