发明名称 减少DRAM Cache缺失访问的方法、装置和系统
摘要 本发明涉及一种减少DRAM Cache缺失访问的方法,所述方法包括:MissMap接收全局预测结果为DRAM Cache命中时,处理器发出的请求信息,其中,所述请求信息包括L2Cache缺失的访问地址对应的物理页和Cache块信息;所述MissMap查询所述物理页与本地预存的物理页是否相等,当所述物理页与预存的物理页相等时,查询Cache块对应的位向量中的状态,并根据所述Cache块对应的位向量中的状态,对所述请求信息进行处理,其中,所述预存的物理页为最近最常访问的物理页。本发明以较小的硬件开销,减少了缺失情况下对DRAM Cache的访问,在全局预测的基础上,通过MissMap进一步预测,减少了误将缺失预测为命中的情况,减少了缺失时对DRAM Cache的访问,因此,本发明可以提高性能并减少能耗。
申请公布号 CN105279113A 申请公布日期 2016.01.27
申请号 CN201410315469.4 申请日期 2014.07.03
申请人 中国科学院声学研究所 发明人 王琪;李佳芮;王东辉
分类号 G06F13/16(2006.01)I 主分类号 G06F13/16(2006.01)I
代理机构 北京亿腾知识产权代理事务所 11309 代理人 陈霁
主权项 一种减少DRAM Cache缺失访问的方法,其特征在于,所述方法包括:MissMap接收全局预测结果为DRAM Cache命中时,处理器发出的请求信息,其中,所述请求信息包括二级缓存L2Cache缺失的访问地址对应的物理页和Cache块信息,所述Cache块信息指向Cache块;所述MissMap查询所述物理页与本地预存的物理页是否相等,当所述物理页与预存的物理页相等时,查询所述Cache块对应的位向量中的状态,并根据所述Cache块对应的位向量中的状态,对所述请求信息进行处理,其中,所述预存的物理页为最近最常访问的物理页。
地址 100190 北京市海淀区北四环西路21号