发明名称 负基准电压产生电路及负基准电压产生系统
摘要 本发明提出一种负基准电压产生电路及负基准电压产生系统。该负基准电压产生电路,包括:箝位型基准电压电路及差动放大器。箝位型基准电压电路连接于比接地电压或该接地电压更低的第一负电压的节点与比该第一负电压更低的预定的第二负电压的节点之间。箝位型基准电压电路是由第一电路与第二电路并联而成。差动放大器,将第一电路内的一节点电压与第二电路内的一节点电压之间的电压差放大,输出负基准电压。
申请公布号 CN105280233A 申请公布日期 2016.01.27
申请号 CN201510024620.3 申请日期 2015.01.19
申请人 力晶科技股份有限公司 发明人 前田辉彰;伊藤伸彦
分类号 G11C16/30(2006.01)I;G11C16/06(2006.01)I 主分类号 G11C16/30(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 王珊珊
主权项 一种负基准电压产生电路,包括:一箝位型基准电压电路,连接于比接地电压或该接地电压更低的第一负电压的节点与比该第一负电压更低的预定的第二负电压的节点之间,该箝位型基准电压电路是由一第一电路与一第二电路并联而成,其中该第一电路是藉由一第一阻抗、彼此并联连接的多个第一PMOS晶体管、一第二阻抗串联而成,该第二电路是藉由一第二PMOS晶体管与一第三阻抗串联而成,该第一阻抗及该第二PMOS晶体管的源极连接至该第一负电压的节点且该第二阻抗及该第三阻抗连接该第二负电压的节点;以及一差动放大器,具有一输出端子连接于该多个第一PMOS晶体管的栅极以及该二PMOS晶体管的栅极,该差动放大器将该多个第一PMOS晶体管的漏极与该第二阻抗之间的节点电压与该第二PMOS晶体管的漏极与该第三阻抗之间的节点电压之间的电压差放大,输出预定的负基准电压。
地址 中国台湾新竹科学工业园区