发明名称 于不对称多处理器系统中的核心切换加速之技术
摘要 不对称多处理器系统(ASMP)可包含计算核心,该等计算核心实施不同之指令集架构,且具有不同之功率要求。在该ASMP上执行之程式码由一二元分析单元进行分析,以判定由该程式码调用何种功能,并自该等核心中选择出一者来执行该程式码或该程式码中之一程式码区段。可进行选择,以提供该程式码之原生执行,以将功率消耗最小化,等等。接着,可将基于此选择之控制操作插入至该程式码中,进而形成经检测的程式码。接着,该经检测的程式码由该ASMP执行。
申请公布号 TWI518587 申请公布日期 2016.01.21
申请号 TW101149808 申请日期 2012.12.25
申请人 英特尔股份有限公司 发明人 山田 耕一;琴斯伯格 波里斯;李维;罗南 朗尼;纳谭仲 艾斯佛;李维特古维克 康士坦汀;哈伯 加迪;奈维 艾隆;威斯曼 伊莱瑟;米夏里 麦可
分类号 G06F9/22(2006.01);G06F9/30(2006.01) 主分类号 G06F9/22(2006.01)
代理机构 代理人 林志刚
主权项 一种装置,其包含:一程式码分析器单元,其用以判定由一程式码区段所调用之一或多个指令;及一程式码检测单元,其用以自多个处理核心中选择出一子集以执行该程式码区段,并基于该多个处理核心中之该所选择出的子集来修改该程式码区段以包括一或多个控制操作,其中该多个处理核心包含一第一核心及一第二核心,其中该一或多个操作用以启动该程式码区段至该第一核心或该第二核心之迁移。
地址 美国