发明名称 基于FPGA的室上性心动过速检测方法及系统
摘要 本发明公开一种基于FPGA的室上性心动过速检测方法,包括:S1接收心电采集装置采集的心电信号;S2对接收到的心电信号进行加窗处理;S3对经加窗处理的心电信号进行时频变换;S4计算经时频变换得到的数据中半功率点的频率值;S5比较频率值是否小于预设的阈值,当频率值小于阈值时,进入步骤S6,否则返回步骤S1;S6进行预警显示。本发明基于FPGA,通过对接收的心电信号进行时频转换,在频域上进行分析,并与正常心电图进行比较,从而检测出室上性心动过速。能够自动、快速进行检测,且应用简单。当与心电采集装置连用时,能够自动快速分析心电数据,并在出现状况时及时预警。
申请公布号 CN103892827B 申请公布日期 2016.01.20
申请号 CN201210589659.6 申请日期 2012.12.29
申请人 深圳先进技术研究院 发明人 罗娱;颜延;杜雷雷;李扬;梅求军;王磊
分类号 A61B5/0464(2006.01)I 主分类号 A61B5/0464(2006.01)I
代理机构 深圳市科进知识产权代理事务所(普通合伙) 44316 代理人 宋鹰武
主权项 一种基于FPGA的室上性心动过速检测系统,包括:用于接收心电采集装置所采集心电信号的接收模块;用于存储接收到的心电信号的存储模块;用于对接收到的心电信号进行加窗处理的处理模块;用于对经加窗处理的心电信号进行时频变换的时频变换模块;用于计算经时频变换得到的数据中半功率点的频率值的计算模块;以及用于比较频率值是否小于预设的阈值的比较模块。
地址 518055 广东省深圳市南山区西丽大学城学苑大道1068号