发明名称 用于可编程逻辑器件的专门处理块
摘要 一种用于可编程逻辑器件的专门处理块加入了基本处理单元,该单元执行两个乘法的求和,将两个乘法的部分乘积相加,而不计算各个乘法。与传统分开的乘法器和加法器相比,这些基本处理单元消耗更小的面积。所述专门处理块还具有输入和输出级,以及回送功能,以允许该块可以被配置用于各种数字信号处理操作。
申请公布号 CN102386912B 申请公布日期 2016.01.20
申请号 CN201110276366.8 申请日期 2006.12.31
申请人 阿尔特拉公司 发明人 M·朗哈默;K·Y·M·李;O·阿兹高密;K·施特赖歇尔;林以雯
分类号 H03K19/177(2006.01)I;G06F7/527(2006.01)I 主分类号 H03K19/177(2006.01)I
代理机构 北京纪凯知识产权代理有限公司 11245 代理人 赵蓉民
主权项 一种用于可编程逻辑器件的专门处理块,多个所述专门处理块存在于所述可编程逻辑器件上,每个所述专门处理块适于形成有限脉冲响应滤波器,所述专门处理块包括:多个基本处理单元,每个所述基本处理单元包括:多个部分乘积发生器,所述部分乘积发生器的每个各自一个提供表示各自部分乘积的各自多个向量;第一组多个输入寄存器,用于将所述有限脉冲响应滤波器的系数作为输入输入到所述多个部分乘积发生器;第二组多个输入寄存器,用于将数据输入到所述有限脉冲响应滤波器,所述寄存器被链接用于逐一地输入数据到所述多个部分乘积发生器中的每个;和输出级,用于将以下两项相加作为输出:(1)涉及两个所述基本处理单元的运算之和,和(2)从所述多个专门处理块的第一其他一个级联的对应输出,所述输出级包括输出级联寄存器,用于寄存级联到所述多个专门处理块的第二其他一个中的另一个输出级的所述输出;其中:所述第二组多个输入寄存器包括延迟寄存器,以在所述第二组多个输入寄存器链接到所述多个专门处理块的所述第二其他一个中的对应的第二组多个输入寄存器时补偿所述输出级联寄存器。
地址 美国加利福尼亚
您可能感兴趣的专利